تم عرض واجهة PCI Express 5.0 تعمل في مؤتمر في تايبيه

كما تعلم ، فإن أمين واجهة PCI Express ، مجموعة PCI-SIG متعددة الصناعات ، في عجلة من أمره للتعويض عن التراكم الطويل في طرح إصدار جديد من ناقل PCI Express في السوق باستخدام مواصفات الإصدار 5.0. تمت الموافقة على الإصدار النهائي من مواصفات PCIe 5.0 من خلال هذا في الربيع، وفي العام الجديد بالفعل ، يجب أن تظهر الأجهزة التي تدعم الناقل المحدث في السوق. تذكر أنه ، مقارنةً بـ PCIe 4.0 ، فإن معدل النقل عبر خط PCIe 5.0 سيتضاعف إلى 32 جيجا معاملة في الثانية (32 جي تي / ثانية).

تم عرض واجهة PCI Express 5.0 تعمل في مؤتمر في تايبيه

المواصفات هي مواصفات ، ولكن من أجل التنفيذ العملي للواجهة الجديدة ، يلزم وجود سيليكون عامل وكتل للترخيص لمطوري وحدات تحكم الطرف الثالث. أحد هذه القرارات أمس واليوم في مؤتمر في تايبيه عرض مختبرات Astera و Synopsys و Intel. يُزعم أنه أول حل شامل جاهز للإنتاج والترخيص.

تستخدم المنصة المعروضة في تايوان شريحة النموذج الأولي من Intel ، ووحدة التحكم Synopsys DesignWare والطبقة المادية PCIe 5.0 المرخصة للشركة ، بالإضافة إلى أجهزة retimers من Astera Labs. Retimers عبارة عن شرائح تعمل على استعادة سلامة الساعة في حالة وجود تداخل أو في حالة وجود إشارة ضعيفة.

تم عرض واجهة PCI Express 5.0 تعمل في مؤتمر في تايبيه

كما تفهم ، كلما زاد معدل البيانات على خط واحد ، تميل سلامة الإشارة إلى الصفر مع إطالة خطوط الاتصال. على سبيل المثال ، وفقًا لمواصفات خط PCIe 4.0 ، فإن نطاق الإرسال بدون استخدام الموصلات على الخط هو 30 سم فقط. بالنسبة لخط PCIe 5.0 ، ستكون هذه المسافة أقصر ، وحتى في مثل هذه المسافة ، يجب أن تكون أجهزة retimers المدرجة في دائرة تحكم. تمكنت Astera Labs من تطوير مثل هذه المُعادِلات التي يمكنها العمل في واجهة PCIe 4.0 وكجزء من واجهة PCIe 5.0 ، والتي تم عرضها في المؤتمر.



المصدر: 3dnews.ru

إضافة تعليق