Additional Uplinks у архітэктуры сістэмнай логікі Intel C620

У архітэктуры x86-платформ паўсталі дзве плыні, узаемна дапаўняльныя адзін аднаго. Па адной версіі, трэба рухацца ў бок інтэграцыі ў адным крышталі вылічальных і кіравальных рэсурсаў. Другі падыход вызнае размеркаванне абавязкаў: працэсар абсталёўваецца прадукцыйнай шынай, якая фармуе перыферыйную якая маштабуецца экасістэму. Ён пакладзены ў аснову тапалогіі сістэмнай логікі Intel C620 для высокаўзроўневых платформаў.

Прынцыповае адрозненне ад папярэдняга чыпсэта Intel C610 складаецца ў пашырэнні канала камунікацыі працэсара з перыферыяй, якая ўваходзіць у склад мікрасхемы PCH, за кошт выкарыстання PCIe-лінкаў нараўне з традыцыйнай DMI-шынай.

Additional Uplinks у архітэктуры сістэмнай логікі Intel C620

Разгледзім падрабязней навіны паўднёвага маста Intel Lewisburg: якімі эвалюцыйнымі і рэвалюцыйнымі падыходамі пашыраны яго паўнамоцтвы ў камунікацыі з працэсарамі?

Эвалюцыйныя змены ў камунікацыі CPU-PCH

У рамках эвалюцыйнага падыходу асноўны канал сувязі CPU з паўднёвым мастом, якім з'яўляецца шына DMI (Direct Media Interface), атрымаў падтрымку рэжыму PCIe x4 Gen3 з прадукцыйнасцю 8.0 GT/S. Раней, у Intel C610 PCH камунікацыя працэсара і сістэмнай логікі выконвалася ў рэжыме PCIe x4 Gen 2 у паласе прапускання 5.0 GT/S.

Additional Uplinks у архітэктуры сістэмнай логікі Intel C620

Параўнанне функцыянальнасці сістэмнай логікі Intel C610 і C620

Майце на ўвазе, гэтая падсістэма значна кансерватыўна, чым убудаваныя PCIe-парты працэсара, звычайна выкарыстоўваныя для падлучэння GPU і NVMe назапашвальнікаў, дзе ўжо даўно ўжываецца PCIe 3.0 і намечаны пераход да PCI Express Gen4.

Рэвалюцыйныя змены ў камунікацыі CPU-PCH

Да рэвалюцыйных змен можна аднесці даданне новых PCIe-каналаў камунікацыі CPU-PCH, званых Additional Uplinks. Фізічна, гэта два порта PCI Express, якія працуюць у рэжымах PCIe x8 Gen3 і PCIe x16 Gen3, абодва – 8.0 GT/S.

Additional Uplinks у архітэктуры сістэмнай логікі Intel C620

Для ўзаемадзеяння CPU і Intel C620 PCH выкарыстоўваюцца 3 шыны: DMI і два порта PCI Express

Дзеля чаго запатрабаваўся перагляд існай тапалогіі камунікацый з Intel C620? Па-першае, у складзе PCH можа быць інтэгравана да 4x сеткавых кантролераў 10GbE з функцыянальнасцю RDMA. Па-другое, за шыфраванне сеткавага трафіку і абмену з падсістэмай захоўвання адказвае новае і хутчэйшае пакаленне супрацэсараў Intel QuickAssist Technology (QAT), якія забяспечваюць апаратную падтрымку кампрэсіі і крыптавання. І, нарэшце, «рухавік інавацый» Інавацыйны рухавік, Які будзе даступны толькі для OEM-вытворцаў.

Маштабаванасць і гнуткасць

Важнай уласцівасцю з'яўляецца магчымасць апцыянальнага выбару не толькі тапалогіі падлучэння PCH, але і прыярытэтаў унутраных рэсурсаў мікрасхемы ў доступе да хуткасных каналаў сувязі з цэнтральным працэсарам (працэсарамі). Акрамя таго, у спецыяльным рэжыме EPO (EndPoint Only Mode), падлучэнне PCH ажыццяўляецца ў статусе звычайнага PCI Express прылады, які змяшчае рэсурсы 10 GbE і Intel QAT. Пры гэтым класічны інтэрфейс DMI, а таксама шэраг Legacy-падсістэм, паказаных на дыяграме чорным колерам, адключаныя.

Additional Uplinks у архітэктуры сістэмнай логікі Intel C620

Унутраная архітэктура мікрасхемы Intel C620 PCH

Тэарэтычна, гэта дае магчымасць выкарыстоўваць у сістэме больш за адну мікрасхемы Intel C620 PCH, маштабуючы функцыянальнасць 10 GbE і Intel QAT у адпаведнасці з патрабаваннямі прадукцыйнасці. Пры гэтым Legacy функцыі, патрэбныя толькі ў адзіным асобніку, могуць быць уключаны толькі ў адной з усталяваных мікрасхем PCH.

Такім чынам, фінальнае слова ў дызайне будзе належаць распрацоўніку платформы, які дзейнічае на падставе як тэхналагічных, так і маркетынгавых фактараў у адпаведнасці з пазіцыянаваннем кожнага канкрэтнага прадукта.

Крыніца: habr.com

Дадаць каментар