Тэхнічная дакументацыя растлумачыла кампаноўку Ryzen 4000: два CCD, адзін ССX у CCD, 32 Мбайт L3 у CCX

Учора ўвечар у Сеткі ўсплыў тэхнічны дакумент, які апісвае некаторыя характарыстыкі чаканых працэсараў Ryzen 4000, пабудаваных на мікраархітэктуры Zen 3. У цэлым, ніякіх адмысловых адкрыццяў ён не прынёс, але затое пацвердзіў шматлікія здагадкі, якія выказваліся раней.

Тэхнічная дакументацыя растлумачыла кампаноўку Ryzen 4000: два CCD, адзін ССX у CCD, 32 Мбайт L3 у CCX

Паводле дакументацыі, працэсары Ryzen 4000 (кодавае імя Vermeer) захаваюць чыплетную кампаноўку, уведзеную ў іх папярэдніках пакалення Zen 2. Будучыя масавыя працэсары, як гэта і было раней, будуць валодаць чыплетам уводу-высновы і адным ці двума CCD (Сore Сomplex Die) чыплетамі, якія змяшчаюць вылічальныя ядры.

Ключавым адрозненнем працэсараў Zen 3 стане ўнутранае будынак CCD. У той час як цяпер у кожным CCD змяшчаецца па два чатырох'ядравых комплексу CCX (Core Complex), кожны з якіх размяшчае ўласным сегментам L3-кэша аб'ёмам 16 Мбайт, у Ryzen 4000 чыплеты будуць складацца з аднаго васьміядзернага CCX. Аб'ём L3-кеша ў кожным CCX пры гэтым будзе павялічаны з 16 да 32 Мбайт, аднак да змены агульнай ёмістасці кэш-памяці гэта, відавочна, не прывядзе. Васьміядзерныя працэсары серыі Ryzen 4000, якія зараз будуць мець у сваім складзе адзін CCD-чыплет, атрымаюць 32-Мбайт L3-кэш, а 16-ядзерныя CPU з двума CCD-чыплетамі будуць размяшчаць 64-Мбайт L3-кэшам, складзеным з двух сегментаў.

Тэхнічная дакументацыя растлумачыла кампаноўку Ryzen 4000: два CCD, адзін ССX у CCD, 32 Мбайт L3 у CCX

Змен у аб'ёме L2-кеша чакаць не трэба: на кожнае з ядраў працэсара будзе прыходзіцца па 512 Кбайт кэш-памяці другога ўзроўня.

Тым не менш, узбуйненне CCX відавочна адаб'ецца на прадукцыйнасці. Кожнае з ядраў у Zen 3 атрымае прамы доступ да больш ёмістай часткі кэш-памяці трэцяга ўзроўню, а акрамя таго, большая колькасць ядраў зможа абменьвацца дадзенымі напрамую, абыходзячы Infinity Fabric. Гэта значыць, што ў Zen 3 знізяцца затрымкі між'ядравага ўзаемадзеяння, і паменшыцца ўплыў на прадукцыйнасць абмежаванай прапускной здольнасці злучнай часткі працэсара шыны Infinity Fabric, а значыць, у канчатковым выніку вырасце паказчык IPC (колькасць выкананых за такт інструкцый).

Пры гэтым ні пра які рост колькасці ядраў у спажывецкіх працэсарах гаворка не ідзе. Максімальны лік ССD-чыплетаў у Ryzen 4000 будзе абмежавана двума, такім чынам лімітавы лік ядраў у працэсары не зможа перасягнуць праз 16.

Тэхнічная дакументацыя растлумачыла кампаноўку Ryzen 4000: два CCD, адзін ССX у CCD, 32 Мбайт L3 у CCX

Таксама не прадбачыцца ніякіх прынцыповых змен з падтрымкай памяці. Як вынікае з дакумента, максімальным афіцыйна падтрымоўваным рэжымам для Ryzen 4000 так і застанецца DDR4-3200.

Ніякіх падрабязнасьцяў аб складзе мадэльнага шэрагу і частотах уваходных у яго працэсараў дакументацыя не паведамляе. Больш дэталёвая інфармацыя, відавочна, стане вядома 8 кастрычніка, калі AMD правядзе спецыяльнае мерапрыемства, прысвечанае працэсарам Ryzen 4000 і мікраархітэктуры Zen 3.

Крыніца:



Крыніца: 3dnews.ru

Дадаць каментар