Dodatne uplink-ove u logičkoj arhitekturi sistema Intel C620

U arhitekturi x86 platformi pojavila su se dva trenda koji se međusobno nadopunjuju. Prema jednoj verziji, moramo krenuti ka integraciji računarskih i kontrolnih resursa u jedan čip. Drugi pristup promovira raspodjelu odgovornosti: procesor je opremljen sabirnicom visokih performansi koja formira periferni skalabilni ekosistem. On čini osnovu logičke topologije sistema Intel C620 za platforme visokog nivoa.

Osnovna razlika u odnosu na prethodni Intel C610 čipset je proširenje komunikacionog kanala između procesora i perifernih uređaja uključenih u PCH čip upotrebom PCIe veza zajedno sa tradicionalnom DMI magistralom.

Dodatne uplink-ove u logičkoj arhitekturi sistema Intel C620

Pogledajmo bliže inovacije južnog mosta Intel Lewisburg: koji su evolucijski i revolucionarni pristupi proširili njegove moći u komunikaciji s procesorima?

Evolucijske promjene u CPU-PCH komunikaciji

Kao dio evolutivnog pristupa, glavni komunikacijski kanal između CPU-a i južnog mosta, a to je sabirnica DMI (Direct Media Interface), dobio je podršku za PCIe x4 Gen3 način rada sa performansama od 8.0 GT/S. Ranije, u Intel C610 PCH, komunikacija između procesora i sistemske logike se obavljala u PCIe x4 Gen 2 modu pri 5.0 GT/S propusnosti.

Dodatne uplink-ove u logičkoj arhitekturi sistema Intel C620

Poređenje funkcionalnosti sistemske logike Intel C610 i C620

Imajte na umu da je ovaj podsistem mnogo konzervativniji od ugrađenih PCIe portova procesora, koji se obično koriste za povezivanje GPU-a i NVMe diskova, gdje se PCIe 3.0 koristi već duže vrijeme i planira se prelazak na PCI Express Gen4.

Revolucionarne promjene u CPU-PCH komunikaciji

Revolucionarne promjene uključuju dodavanje novih PCIe CPU-PCH komunikacionih kanala, nazvanih Dodatne uplinkove. Fizički, ovo su dva PCI Express porta koja rade u PCIe x8 Gen3 i PCIe x16 Gen3 modovima, oba 8.0 GT/S.

Dodatne uplink-ove u logičkoj arhitekturi sistema Intel C620

Za interakciju između CPU-a i Intel C620 PCH koriste se 3 magistrale: DMI i dva PCI Express porta

Zašto je bilo potrebno revidirati postojeću topologiju komunikacije sa Intel C620? Prvo, do 4x 10GbE mrežnih kontrolera sa RDMA funkcionalnošću mogu se integrirati u PCH. Drugo, nova i brža generacija koprocesora Intel QuickAssist Technology (QAT), koji pružaju hardversku podršku za kompresiju i enkripciju, odgovorni su za šifriranje mrežnog prometa i razmjene sa podsistemom za skladištenje podataka. I konačno, „motor inovacija“ - Inovacioni motor, koji će biti dostupan samo OEM proizvođačima.

Masštabiruemostʹ i fleksibilnost

Važno svojstvo je mogućnost opcionog odabira ne samo topologije PCH veze, već i prioriteta unutrašnjih resursa čipa u pristupu brzim komunikacijskim kanalima sa centralnim procesorom (procesorima). Osim toga, u posebnom EPO (EndPoint Only Mode), PCH veza se obavlja u statusu običnog PCI Express uređaja koji sadrži 10 GbE resurse i Intel QAT. Istovremeno, klasično DMI sučelje, kao i određeni broj naslijeđenih podsistema, prikazanih crnom bojom na dijagramu, su onemogućeni.

Dodatne uplink-ove u logičkoj arhitekturi sistema Intel C620

Interna arhitektura Intel C620 PCH čipa

U teoriji, ovo omogućava korištenje više od jednog Intel C620 PCH čipa u sistemu, skaliranje 10 GbE i Intel QAT funkcionalnosti kako bi se ispunili zahtjevi performansi. Istovremeno, Legacy funkcije koje su potrebne samo u jednoj kopiji mogu se omogućiti samo na jednom od instaliranih PCH čipova.

Dakle, konačnu reč u dizajnu imaće programer platforme, koji će delovati na osnovu tehnoloških i marketinških faktora u skladu sa pozicioniranjem svakog konkretnog proizvoda.

izvor: www.habr.com

Dodajte komentar