U Ruskoj Federaciji će početi proizvodnja domaćih procesora baziranih na RISC-V arhitekturi

Državna korporacija Rostec i tehnološka kompanija Yadro (ICS Holding) namjeravaju da do 2025. godine razviju i počnu proizvodnju novog procesora za laptopove, PC računare i servere bazirane na RISC-V arhitekturi. Planirano je opremanje radnih mjesta u odjeljenjima i institucijama Rostec-a Ministarstva prosvjete i nauke, Ministarstva prosvjete i Ministarstva zdravlja Ruske Federacije računarima baziranim na novom procesoru. U projekat će biti uloženo 27,8 milijardi rubalja (uključujući 9,8 milijardi iz federalnog budžeta), što je više od ukupnih ulaganja u proizvodnju prerađivača Elbrus i Baikal. U skladu sa poslovnim planom, u 2025. planiraju da prodaju 60 hiljada sistema zasnovanih na novim procesorima i za to zarade 7 milijardi rubalja.

Od 2019. Yadro, kompanija za servere i skladištenje, posjeduje Syntacore, koji je jedan od najstarijih programera specijaliziranih otvorenih i komercijalnih RISC-V IP jezgara (IP Core), a također je i jedan od osnivača neprofitne organizacije RISC-V International, koji nadgleda razvoj arhitekture skupa instrukcija RISC-V. Dakle, postoji više nego dovoljno resursa, iskustva i kompetencija za kreiranje novog RISC-V čipa.

Izvještava se da će čip koji se razvija uključivati ​​8-jezgarni procesor koji radi na 2 GHz. Za proizvodnju je planirano korištenje 12nm tehničkog procesa (poređenja radi, Intel planira proizvesti čip baziran na SiFive P2023 RISC-V jezgri korištenjem 550 nm tehnologije 7. godine, a 2022. u Kini se očekuje proizvodnja XiangShan čipa , takođe radi na frekvenciji od 2 GHz, koristeći tehnički proces 14 nm).

Syntacore trenutno nudi za licenciranje RISC-V SCR7 jezgro, pogodno za upotrebu u potrošačkim računarima i podržava upotrebu sistema zasnovanih na Linuxu. SCR7 implementira arhitekturu skupa instrukcija RISC-V RV64GC i uključuje kontroler virtuelne memorije s podrškom za memorijske stranice, MMU, L1/L2 keš memorije, jedinicu s pomičnim zarezom, tri nivoa privilegija, AXI4 i ACE kompatibilna sučelja i SMP podršku (do 8 jezgara).

U Ruskoj Federaciji će početi proizvodnja domaćih procesora baziranih na RISC-V arhitekturi

Što se softvera tiče, RISC-V podrška se uspješno razvija u Debian GNU/Linuxu. Pored toga, krajem juna, Canonical je najavio formiranje gotovih verzija Ubuntu 20.04 LTS i 21.04 za RISC-V ploče SiFive HiFive Unmatched i SiFive HiFive Unleashed. RISC-V je takođe nedavno prenet na Android platformu. Važno je napomenuti da je Yadro srebrni član Linux fondacije od 2017. godine, a također je i član konzorcija OpenPOWER Foundation, koji promovira OpenPOWER arhitekturu skupa instrukcija (ISA).

Podsjetimo da RISC-V pruža otvoren i fleksibilan sistem mašinskih instrukcija koji omogućava izradu mikroprocesora za proizvoljne aplikacije bez zahtjeva za autorske naknade ili nametanja uslova za upotrebu. RISC-V vam omogućava da kreirate potpuno otvorene SoC-ove i procesore. Trenutno, na osnovu RISC-V specifikacije, različite kompanije i zajednice pod raznim besplatnim licencama (BSD, MIT, Apache 2.0) razvijaju nekoliko desetina varijanti mikroprocesorskih jezgara, SoC-a i već proizvedenih čipova. Operativni sistemi sa visokokvalitetnom podrškom za RISC-V uključuju GNU/Linux (prisutan od izdanja Glibc 2.27, binutils 2.30, gcc 7 i Linux kernel 4.15) i FreeBSD.

izvor: opennet.ru

Dodajte komentar