MIPS Technologies interromp el desenvolupament de l'arquitectura MIPS a favor de RISC-V

MIPS Technologies està interrompent el desenvolupament de l'arquitectura MIPS i canviant a la creació de sistemes basats en l'arquitectura RISC-V. Es va decidir construir la vuitena generació d'arquitectura MIPS sobre els desenvolupaments del projecte de codi obert RISC-V.

El 2017, MIPS Technologies va passar sota el control de Wave Computing, una startup que produeix acceleradors per a sistemes d'aprenentatge automàtic mitjançant processadors MIPS. L'any passat, Wave Computing va iniciar el procés de fallida, però fa una setmana, amb la participació del fons de risc de Tallwood, va sortir de la fallida, es va reorganitzar i va renéixer amb un nou nom: MIPS. La nova empresa MIPS ha canviat completament el seu model de negoci i no es limitarà als processadors.

Anteriorment, MIPS Technologies va participar en el desenvolupament arquitectònic i la concessió de llicències de propietat intel·lectual relacionada amb els processadors MIPS, sense dedicar-se directament a la fabricació. La nova empresa produirà xips, però basats en l'arquitectura RISC-V. MIPS i RISC-V són similars en concepte i filosofia, però RISC-V és desenvolupat per l'organització sense ànim de lucre RISC-V International amb l'aportació de la comunitat. MIPS va decidir no seguir desenvolupant la seva pròpia arquitectura, sinó unir-se a la col·laboració. Cal destacar que MIPS Technologies fa temps que és membre de RISC-V International, i el CTO de RISC-V International és un antic empleat de MIPS Technologies.

Recordem que RISC-V proporciona un sistema d'instrucció de màquines obert i flexible que permet construir microprocessadors per a aplicacions arbitràries sense requerir drets d'autor o imposar condicions d'ús. RISC-V us permet crear SoC i processadors completament oberts. Actualment, basant-se en l'especificació RISC-V, diferents empreses i comunitats sota diverses llicències lliures (BSD, MIT, Apache 2.0) estan desenvolupant diverses dotzenes de variants de nuclis de microprocessador, SoC i xips ja produïts. El suport RISC-V ha estat present des dels llançaments de Glibc 2.27, binutils 2.30, gcc 7 i el nucli Linux 4.15.

Font: opennet.ru

Afegeix comentari