U sviluppu di l'architettura Zen 3 hè digià cumpletu, in quantu pò esse ghjudicatu da dichjarazioni di rapprisentanti AMD à l'avvenimenti di l'industria. Da u terzu quartu di l'annu prossimu, a cumpagnia, in stretta cooperazione cù TSMC, lanciarà a produzzione di i prucessori di u servitore EPYC di a generazione di Milano, chì seranu prudutte cù a litografia EUV cù a seconda generazione di tecnulugia 7 nm. Hè digià cunnisciutu chì a memoria cache di u terzu livellu di i prucessori cù l'architettura Zen 3 serà unificatu cumplettamente - tutti l'ottu core di un chip anu accessu à 32 MB di cache.
Chì migliure supplementari riceverà l'architettura Zen 3 resta un misteru, ma alcune fonti sò digià fà previsioni nantu à u so impattu nantu à u livellu di rendiment di i prucessori AMD currispondenti. Cum'è a risorsa nota
No menu impurtante hè l'infurmazioni nantu à l'aumentu di u putenziale di freccia di i prucessori Zen 3, chì serà pruduciutu cù una versione più avanzata di a tecnulugia 7-nm. I primi campioni di l'ingegneria di processori cù l'architettura Zen 3 dimustranu più di e frequenze massime di processori cù l'architettura Zen 2 da un centu o dui megahertz. In fatti, questu ùn dice micca assai di e capacità di i futuri prucessori di pruduzzione, chì appariscenu solu in un annu, ma questu hè digià un principiu incuragisce.
Source: 3dnews.ru