Bílá kniha objasňuje rozložení Ryzen 4000: dva CCD, jeden CCX v CCD, 32 MB L3 v CCX

Včera večer se na webu objevil technický dokument popisující některé vlastnosti očekávaných procesorů Ryzen 4000 postavených na mikroarchitektuře Zen 3. Obecně nepřinesl žádná zvláštní odhalení, ale potvrdil mnoho domněnek, které byly učiněny. dříve.

Bílá kniha objasňuje rozložení Ryzen 4000: dva CCD, jeden CCX v CCD, 32 MB L3 v CCX

Podle dokumentace si procesory Ryzen 4000 (kódové označení Vermeer) zachovají rozložení čipů představené u svých předchůdců generace Zen 2. Budoucí hromadné procesory, jako tomu bylo dříve, budou mít I/O čiplet a jeden nebo dva CCD ( Core Complex Die) - čipy obsahující výpočetní jádra.

Klíčovým rozdílem mezi procesory Zen 3 bude vnitřní struktura CCD. Zatímco nyní každé CCD obsahuje dva čtyřjádrové CCX (Core Complex), z nichž každý má svůj vlastní 3 MB L16 cache segment, čiplety Ryzen 4000 se budou skládat z jednoho osmijádrového CCX. Objem mezipaměti L3 v každém CCX se zvýší z 16 na 32 MB, ale to samozřejmě nepovede ke změně celkové kapacity vyrovnávací paměti. Osmijádrové procesory Ryzen 4000, které budou mít nyní jeden CCD čip, budou mít 32MB L3 cache, zatímco 16jádrové CPU se dvěma CCD čipy budou mít 64MB L3 cache složenou ze dvou segmentů.

Bílá kniha objasňuje rozložení Ryzen 4000: dva CCD, jeden CCX v CCD, 32 MB L3 v CCX

Není třeba čekat na změny v objemu L2 cache: každé z procesorových jader bude mít 512 KB LXNUMX cache.

Rozšíření CCX však bude mít zřejmý dopad na výkon. Každé z jader v Zen 3 bude mít přímý přístup k větší části mezipaměti třetí úrovně a navíc bude moci více jader přímo komunikovat a obejít Infinity Fabric. To znamená, že v Zen 3 se sníží mezijádrové komunikační latence a sníží se dopad omezené šířky pásma spojovací části procesoru sběrnice Infinity Fabric na výkon, což znamená, že IPC (počet instrukcí provedených za takt) se sníží nakonec zvýšit.

Nemluvíme přitom o nějakém navýšení počtu jader u spotřebitelských procesorů. Maximální počet CCD čipů v Ryzen 4000 bude omezen na dva, takže maximální počet jader v procesoru nebude moci překročit 16.

Bílá kniha objasňuje rozložení Ryzen 4000: dva CCD, jeden CCX v CCD, 32 MB L3 v CCX

Rovněž se nepředpokládají žádné zásadní změny s podporou paměti. Jak vyplývá z dokumentu, DDR4000-4 zůstane maximálním oficiálně podporovaným režimem pro Ryzen 3200.

Dokumentace neuvádí žádné podrobnosti o složení modelové řady a frekvencích procesorů v ní obsažených. Více detailů bude zjevně odhaleno 8. října, kdy AMD uspořádá speciální akci věnovanou procesorům Ryzen 4000 a mikroarchitektuře Zen 3.

Zdroj:



Zdroj: 3dnews.ru

Přidat komentář