Kampen om kunden tvinger kontrakthalvlederproducenter til at rykke tættere på designerne. En mulighed for at give kunder fra hele verden mulighed for at drage fordel af certificerede EDA-værktøjer med alle de seneste ændringer, er at implementere tjenester i offentlige skyer. For nylig blev succesen med denne tilgang demonstreret af en tjeneste til kontrol af topologien af chipdesign, implementeret på Microsoft Azure-platformen af TSMC. Løsningen er baseret på tidligere Mentor Graphics' Caliber nmDRC-software, i april 2017 af det tyske Siemens.

Som på AMD, fuld kontrol af (fysisk) topologi I virksomhedens historie færdiggjorde 7nm Vega 20 GPU'en med 13,2 milliarder transistorer designet på kun 10 timer. Det andet pas tog endnu en time mindre. To gennemløb på 19 timers test i skyen er et fremragende resultat, AMD er overbevist om. Dette beviser succesen med denne tilgang og åbner nye muligheder for designere: nye produkter vil kunne dukke op på markedet hurtigere og med bedre implementering.
Det er interessant at bemærke, at AMD Vega 20 GPU'en blev testet på en ekstern platform på AMD EPYC 7000-seriens processorer. Caliber nmDRC-software blev implementeret på 4410 kerner eller 69 virtuelle maskiner (med den højeste hukommelsesbåndbredde). For så massivt hukommelsesarbejde som at tjekke processortopologien er dette ekstremt vigtigt.

Caliber nmDRC softwareudviklere bidrog også til virksomhedens succes. Den opdaterede software kræver 50 % mindre hukommelse for at udføre de samme topologiverifikationsopgaver. AMD's EPYC-platform, siger virksomheden, leverer 33% mere båndbredde end Intels tilbud. Især tilbyder Azure hukommelseshastigheder på op til 263 GB/s, og virtuelle HB-maskiner giver op til 80 % mere gennemløb end konkurrerende cloud-platforme.
Kilde: 3dnews.ru
