Η MIPS Technologies διακόπτει την ανάπτυξη της αρχιτεκτονικής MIPS υπέρ του RISC-V

Η MIPS Technologies διακόπτει την ανάπτυξη της αρχιτεκτονικής MIPS και μεταβαίνει στη δημιουργία συστημάτων που βασίζονται στην αρχιτεκτονική RISC-V. Αποφασίστηκε να κατασκευαστεί η όγδοη γενιά αρχιτεκτονικής MIPS στις εξελίξεις του έργου ανοιχτού κώδικα RISC-V.

Το 2017, η MIPS Technologies τέθηκε υπό τον έλεγχο της Wave Computing, μιας startup που παράγει επιταχυντές για συστήματα μηχανικής μάθησης χρησιμοποιώντας επεξεργαστές MIPS. Πέρυσι, η Wave Computing ξεκίνησε τη διαδικασία πτώχευσης, αλλά πριν από μια εβδομάδα, με τη συμμετοχή του venture fund Tallwood, βγήκε από τη χρεοκοπία, αναδιοργανώθηκε και ξαναγεννήθηκε με νέο όνομα - MIPS. Η νέα εταιρεία MIPS έχει αλλάξει τελείως το επιχειρηματικό της μοντέλο και δεν θα περιοριστεί στους επεξεργαστές.

Προηγουμένως, η MIPS Technologies συμμετείχε στην αρχιτεκτονική ανάπτυξη και την αδειοδότηση της πνευματικής ιδιοκτησίας που σχετίζεται με επεξεργαστές MIPS, χωρίς να ασχολείται άμεσα με την κατασκευή. Η νέα εταιρεία θα παράγει τσιπ, αλλά με βάση την αρχιτεκτονική RISC-V. Το MIPS και το RISC-V είναι παρόμοια ως προς την ιδέα και τη φιλοσοφία, αλλά το RISC-V αναπτύχθηκε από τον μη κερδοσκοπικό οργανισμό RISC-V International με τη συμβολή της κοινότητας. Η MIPS αποφάσισε να μην συνεχίσει να αναπτύσσει τη δική της αρχιτεκτονική, αλλά να συμμετάσχει στη συνεργασία. Αξίζει να σημειωθεί ότι η MIPS Technologies είναι εδώ και καιρό μέλος της RISC-V International και ο CTO της RISC-V International είναι πρώην υπάλληλος της MIPS Technologies.

Θυμηθείτε ότι το RISC-V παρέχει ένα ανοιχτό και ευέλικτο σύστημα εντολών μηχανής που επιτρέπει την κατασκευή μικροεπεξεργαστών για αυθαίρετες εφαρμογές χωρίς να απαιτούνται δικαιώματα εκμετάλλευσης ή να επιβάλλονται προϋποθέσεις χρήσης. Το RISC-V σάς επιτρέπει να δημιουργείτε εντελώς ανοιχτά SoC και επεξεργαστές. Επί του παρόντος, με βάση την προδιαγραφή RISC-V, διαφορετικές εταιρείες και κοινότητες με διάφορες δωρεάν άδειες (BSD, MIT, Apache 2.0) αναπτύσσουν αρκετές δεκάδες παραλλαγές πυρήνων μικροεπεξεργαστή, SoC και ήδη παραγόμενων τσιπ. Η υποστήριξη RISC-V είναι παρούσα από τις εκδόσεις των Glibc 2.27, binutils 2.30, gcc 7 και του πυρήνα Linux 4.15.

Πηγή: opennet.ru

Προσθέστε ένα σχόλιο