MIPS Technologies interrompas evoluon de MIPS-arkitekturo en favoro de RISC-V

MIPS Technologies ĉesigas evoluon de la MIPS-arkitekturo kaj ŝanĝas al kreado de sistemoj bazitaj sur la RISC-V-arkitekturo. Estis decidite konstrui la okan generacion de MIPS-arkitekturo sur la evoluoj de la malfermfonteca RISC-V-projekto.

En 2017, MIPS-Teknologioj venis sub la kontrolon de Wave Computing, noventrepreno kiu produktas akcelilojn por maŝinlernantaj sistemoj uzantaj MIPS-procesorojn. Pasintjare, Wave Computing komencis la bankrotan procezon, sed antaŭ unu semajno, kun la partopreno de la Tallwood riskfondo, ĝi eliris el bankroto, reorganizita kaj renaskiĝis sub nova nomo - MIPS. La nova kompanio MIPS tute ŝanĝis sian komercan modelon kaj ne limiĝos al procesoroj.

Antaŭe, MIPS Technologies estis implikita en arkitektura evoluo kaj licencado de intelekta proprieto ligita al MIPS-procesoroj, sen rekte okupiĝi pri produktado. La nova kompanio produktos blatojn, sed surbaze de la arkitekturo RISC-V. MIPS kaj RISC-V estas similaj en koncepto kaj filozofio, sed RISC-V estas evoluigita fare de la ne-profita organizaĵo RISC-V International kun komunumenigaĵo. MIPS decidis ne daŭri evoluigi sian propran arkitekturon, sed aliĝi al la kunlaboro. Estas rimarkinde, ke MIPS Technologies longe estas membro de RISC-V International, kaj la CTO de RISC-V International estas iama dungito de MIPS Technologies.

Memoru, ke RISC-V disponigas malferman kaj flekseblan maŝininstrukcisistemon kiu permesas al mikroprocesoroj esti konstruitaj por arbitraj aplikoj sen postulado de tantiemo aŭ trudado de kondiĉoj por uzo. RISC-V permesas krei tute malfermitajn SoC-ojn kaj procesorojn. Nuntempe, surbaze de la specifo RISC-V, malsamaj kompanioj kaj komunumoj sub diversaj liberaj licencoj (BSD, MIT, Apache 2.0) disvolvas plurajn dekojn da variantoj de mikroprocesoraj kernoj, SoC kaj jam produktitaj blatoj. RISC-V-subteno ĉeestas ekde la eldonoj de Glibc 2.27, binutils 2.30, gcc 7, kaj la Linukso-kerno 4.15.

fonto: opennet.ru

Aldoni komenton