Teknika dokumentaro klarigis la aranĝon de la Ryzen 4000: du CCDoj, unu CCX en CCD, 32 MB L3 en CCX

Hieraŭ vespere, teknika dokumento aperis en la Interreto priskribanta kelkajn el la karakterizaĵoj de la atendataj procesoroj Ryzen 4000 konstruitaj sur la mikroarkitekturo Zen 3. Ĝenerale, ĝi ne alportis iujn ajn specialajn revelaciojn, sed ĝi konfirmis multajn el la supozoj kiuj estis faritaj pli frue. .

Teknika dokumentaro klarigis la aranĝon de la Ryzen 4000: du CCDoj, unu CCX en CCD, 32 MB L3 en CCX

Laŭ la dokumentado, Ryzen 4000-procesoroj (kodnomo Vermeer) konservos la chiplet-aranĝon enkondukitan en siaj antaŭuloj de la generacio Zen 2. Estontaj amasprocesoroj, kiel antaŭe estis la kazo, havos I/O-chileton kaj unu aŭ du CCD-ojn ( Core Complex Die) - chipletoj enhavantaj komputikkernojn.

La ŝlosila diferenco inter Zen 3-procesoroj estos la interna strukturo de la CCD. Dum nuntempe ĉiu CCD enhavas du kvar-kernajn CCX (Kore Komplekso), ĉiu el kiuj havas sian propran 3 MB L16-kaŝsegmenton, la Ryzen 4000 chipletoj konsistos el unu ok-kerna CCX. La volumo de L3-kaŝmemoro en ĉiu CĈ pliiĝos de 16 ĝis 32 MB, sed ĉi tio evidente ne kondukos al ŝanĝo en la totala kaŝmemorokapacito. Ok-kernaj Ryzen 4000-serioprocesoroj, kiuj nun havos unu CCD-chipeton, ricevos 32 MB-L3-kaŝmemoron, kaj 16-kernaj CPUoj kun du CCD-ĉipetoj havos 64-MB-L3-kaŝmemoron, kunmetitan de du segmentoj.

Teknika dokumentaro klarigis la aranĝon de la Ryzen 4000: du CCDoj, unu CCX en CCD, 32 MB L3 en CCX

Ne necesas atendi ŝanĝojn en la volumo de la kaŝmemoro L2: ĉiu procesora kerno havos 512 KB da du-nivela kaŝmemoro.

Tamen, pligrandigi CCX havos evidentan efikon al agado. Ĉiu el la kernoj en Zen 3 havos rektan aliron al pli granda parto de la L3-kaŝmemoro, kaj krome, pli da kernoj povos komuniki rekte, preterirante la Infinity Fabric. Ĉi tio signifas, ke Zen XNUMX reduktos inter-kernan latencian komunikadon kaj reduktos la rendimentan efikon de la limigita bendolarĝo de la buso Infinity Fabric de la procesoro, kio signifas, ke la indikilo IPC (instrukcioj ekzekutitaj per horloĝo) finfine pliiĝos.

Samtempe, ni ne parolas pri ia kresko de la nombro da kernoj en konsumantaj procesoroj. La maksimuma nombro da CCD-ĉipetoj en la Ryzen 4000 estos limigita al du, do la maksimuma nombro da kernoj en la procesoro ne povos superi 16.

Teknika dokumentaro klarigis la aranĝon de la Ryzen 4000: du CCDoj, unu CCX en CCD, 32 MB L3 en CCX

Ankaŭ, neniuj fundamentaj ŝanĝoj estas atenditaj kun memorsubteno. Kiel sekvas el la dokumento, la maksimuma oficiale subtenata reĝimo por la Ryzen 4000 restos DDR4-3200.

La dokumentaro ne donas detalojn pri la konsisto de la modela gamo kaj la frekvencoj de la procesoroj inkluzivitaj en ĝi. Pli detalaj informoj ŝajne konos la 8-an de oktobro, kiam AMD okazigos specialan eventon dediĉitan al Ryzen 4000-procesoroj kaj la Zen 3 mikroarkitekturo.

fonto:



fonto: 3dnews.ru

Aldoni komenton