MIPS Technologies interrumpe el desarrollo de la arquitectura MIPS a favor de RISC-V

MIPS Technologies está descontinuando el desarrollo de la arquitectura MIPS y cambiando a la creación de sistemas basados ​​en la arquitectura RISC-V. Se decidió construir la octava generación de arquitectura MIPS sobre el desarrollo del proyecto de código abierto RISC-V.

En 2017, MIPS Technologies quedó bajo el control de Wave Computing, una startup que produce aceleradores para sistemas de aprendizaje automático que utilizan procesadores MIPS. El año pasado, Wave Computing inició el proceso de quiebra, pero hace una semana, con la participación del fondo de riesgo Tallwood, salió de la quiebra, se reorganizó y renació con un nuevo nombre: MIPS. La nueva empresa MIPS ha cambiado por completo su modelo de negocio y no se limitará a los procesadores.

Anteriormente, MIPS Technologies participaba en el desarrollo arquitectónico y la concesión de licencias de propiedad intelectual relacionadas con procesadores MIPS, sin participar directamente en la fabricación. La nueva empresa producirá chips, pero basados ​​​​en la arquitectura RISC-V. MIPS y RISC-V son similares en concepto y filosofía, pero RISC-V es desarrollado por la organización sin fines de lucro RISC-V International con aportes de la comunidad. MIPS decidió no seguir desarrollando su propia arquitectura, sino unirse a la colaboración. Cabe destacar que MIPS Technologies ha sido durante mucho tiempo miembro de RISC-V International, y el CTO de RISC-V International es un ex empleado de MIPS Technologies.

Recuerde que RISC-V proporciona un sistema de instrucción de máquina abierto y flexible que permite construir microprocesadores para aplicaciones arbitrarias sin requerir regalías ni imponer condiciones de uso. RISC-V le permite crear procesadores y SoC completamente abiertos. Actualmente, basándose en la especificación RISC-V, diferentes empresas y comunidades bajo diversas licencias libres (BSD, MIT, Apache 2.0) están desarrollando varias docenas de variantes de núcleos de microprocesadores, SoC y chips ya producidos. La compatibilidad con RISC-V ha estado presente desde los lanzamientos de Glibc 2.27, binutils 2.30, gcc 7 y el kernel de Linux 4.15.

Fuente: opennet.ru

Añadir un comentario