Se mostró una interfaz PCI Express 5.0 funcional en una conferencia en Taipei

Como saben, el curador de la interfaz PCI Express, el grupo interindustrial PCI-SIG, tiene prisa por compensar el gran retraso en el lanzamiento al mercado de una nueva versión del bus PCI Express con las especificaciones versión 5.0. La versión final de las especificaciones PCIe 5.0 ha sido aprobada por este primavera, y en el nuevo año deberían aparecer en el mercado dispositivos compatibles con el bus actualizado. Recordemos que, en comparación con PCIe 4.0, la velocidad de transferencia a lo largo de la línea PCIe 5.0 se duplicará hasta 32 gigatransacciones por segundo (32 GT/s).

Se mostró una interfaz PCI Express 5.0 funcional en una conferencia en Taipei

Las especificaciones son especificaciones, pero para la implementación práctica de la nueva interfaz, se necesitan bloques y silicio que funcionen para otorgar licencias a desarrolladores de controladores externos. Una de estas decisiones ayer y hoy en una conferencia en Taipei han mostrado empresas Astera Labs, Synopsys e Intel. Se afirma que esta es la primera solución integral que está completamente lista para su implementación en producción y para la concesión de licencias.

La plataforma mostrada en Taiwán utiliza el chip de preproducción de Intel, el controlador Synopsys DesignWare y la capa física PCIe 5.0 de la compañía, que se puede comprar bajo licencia, así como retemporizadores de Astera Labs. Los retemporizadores son chips que restablecen la integridad de los pulsos de reloj en presencia de interferencias o en caso de una señal débil.

Se mostró una interfaz PCI Express 5.0 funcional en una conferencia en Taipei

Como puede imaginar, a medida que aumenta la velocidad de transmisión de datos en una línea, la integridad de la señal tiende a disminuir a medida que se alargan las líneas de comunicación. Por ejemplo, según las especificaciones para la línea PCIe 4.0, el rango de transmisión sin utilizar conectores en la línea es de solo 30 cm, para la línea PCIe 5.0 esta distancia será aún más corta e incluso a esa distancia es necesario incluir Retemporizadores en el circuito controlador. Astera Labs logró desarrollar retemporizadores que pueden funcionar tanto en la interfaz PCIe 4.0 como como parte de la interfaz PCIe 5.0, como se demostró en la conferencia.



Fuente: 3dnews.ru

Añadir un comentario