Presentado LibreBMC, un controlador BMC abierto basado en la arquitectura POWER

La Fundación OpenPOWER ha anunciado un nuevo proyecto, LibreBMC, cuyo objetivo es crear un controlador BMC (Baseboard Management Controller) completamente abierto para servidores utilizados en centros de datos. LibreBMC se desarrollará como un proyecto conjunto, al que ya se han sumado empresas como Google, IBM, Antmicro, Yadro y Raptor Computing Systems.

BMC es un controlador especializado instalado en servidores, que tiene su propia CPU, memoria, almacenamiento e interfaces de sondeo de sensores, lo que proporciona una interfaz de bajo nivel para monitorear y controlar el equipo del servidor. Con BMC, independientemente del sistema operativo que se ejecute en el servidor, puede monitorear el estado de los sensores, administrar la energía, el firmware y los discos, organizar el arranque remoto a través de la red, garantizar el funcionamiento de una consola de acceso remoto, etc.

LibreBMC está desarrollado de acuerdo con los principios del Hardware Abierto. Además de diagramas abiertos, documentación de diseño y especificaciones, está previsto utilizar herramientas abiertas para el desarrollo. En particular, el marco LiteX se utiliza para crear circuitos electrónicos SoC y el paquete SymbiFlow se utiliza para desarrollar soluciones basadas en FPGA. La placa final cumplirá con la especificación DC-SCM, que define los requisitos para los módulos de control utilizados en los equipos de servidor desarrollados por el proyecto Open Compute.

LibreBMC estará equipado con un procesador basado en la arquitectura abierta POWER. La pila OpenBMC, una vez desarrollada por Facebook y transformada en un proyecto conjunto desarrollado bajo los auspicios de la Fundación Linux, se utilizará como firmware. El uso de OpenBMC en combinación con el proyecto LibreBMC dará como resultado un producto completamente abierto, que combina hardware y firmware abiertos. LibreBMC se encuentra actualmente en la fase de diseño de prototipo, implementado utilizando FPGA Lattice ECP5 y Xilinx Artix-7.

Fuente: opennet.ru

Añadir un comentario