Nagu teate, kiirustab PCI Expressi liidese kuraator, tööstustevaheline kontsern PCI-SIG, korvama pikka mahajäämust ajakavast PCI Expressi siini uue versiooni turule toomisel, kasutades spetsifikatsioonide versiooni 5.0. Sellega kiideti heaks PCIe 5.0 spetsifikatsioonide lõplik versioon
Spetsifikatsioonid on spetsifikatsioonid, kuid uue liidese praktiliseks rakendamiseks on vaja töötavat räni ja plokke kolmandate osapoolte kontrollerite arendajatele litsentsimiseks. Üks neist otsustest eile ja täna Taipeis toimunud konverentsil
Taiwanis näidatud platvorm kasutab Inteli tootmiseelset kiipi, Synopsys DesignWare'i kontrollerit ja ettevõtte PCIe 5.0 füüsilist kihti, mida saab osta litsentsi alusel, samuti Astera Labsi retimereid. Retiimerid on kiibid, mis taastavad taktimpulsside terviklikkuse häirete või nõrga signaali korral.
Nagu võite ette kujutada, kui andmeedastuskiirus ühel liinil suureneb, kipub signaali terviklikkus sideliinide pikenedes vähenema. Näiteks PCIe 4.0 liini spetsifikatsioonide kohaselt on edastusulatus ilma liinil pistikuid kasutamata vaid 30 cm PCIe 5.0 liini puhul on see vahemaa veelgi lühem ja isegi sellisel kaugusel on vaja. lisada kontrolleri ahelasse retimeerid. Astera Labsil õnnestus välja töötada nii PCIe 4.0 liideses kui ka PCIe 5.0 liidese osana toimivad retimerid, mida konverentsil demonstreeriti.
Allikas: 3dnews.ru