Lisälinkkejä Intel C620 -järjestelmälogiikkaarkkitehtuurissa

x86-alustojen arkkitehtuurissa on noussut esiin kaksi toisiaan täydentävää trendiä. Yhden version mukaan meidän on siirryttävä kohti laskenta- ja ohjausresurssien integrointia yhdeksi siruksi. Toinen lähestymistapa edistää vastuiden jakautumista: prosessori on varustettu tehokkaalla väylällä, joka muodostaa oheislaitteiden skaalautuvan ekosysteemin. Se muodostaa perustan Intel C620 -järjestelmälogiikkatopologialle korkean tason alustoille.

Perimmäinen ero edelliseen Intel C610 -piirisarjaan on prosessorin ja PCH-siruun sisältyvien oheislaitteiden välisen tietoliikennekanavan laajentaminen käyttämällä PCIe-linkkejä yhdessä perinteisen DMI-väylän kanssa.

Lisälinkkejä Intel C620 -järjestelmälogiikkaarkkitehtuurissa

Katsotaanpa tarkemmin Intel Lewisburgin eteläsillan innovaatioita: mitkä evoluutionaariset ja vallankumoukselliset lähestymistavat ovat laajentaneet sen kykyjä kommunikoida prosessorien kanssa?

Evoluutiomuutokset CPU-PCH-kommunikaatiossa

Osana evolutionaarista lähestymistapaa CPU:n ja eteläisen sillan välinen pääviestintäkanava, joka on DMI (Direct Media Interface) -väylä, sai tuen PCIe x4 Gen3 -moodille suorituskyvyllä 8.0 GT/S. Aiemmin Intel C610 PCH:ssa prosessorin ja järjestelmälogiikan välinen kommunikointi suoritettiin PCIe x4 Gen 2 -tilassa 5.0 GT/S kaistanleveydellä.

Lisälinkkejä Intel C620 -järjestelmälogiikkaarkkitehtuurissa

Intel C610:n ja C620:n järjestelmälogiikkatoimintojen vertailu

Huomaa, että tämä alijärjestelmä on paljon konservatiivisempi kuin prosessorin sisäänrakennetut PCIe-portit, joita yleensä käytetään GPU:iden ja NVMe-asemien yhdistämiseen, joissa PCIe 3.0 on ollut käytössä pitkään ja siirtyminen PCI Express Gen4:ään suunnitellaan.

Vallankumoukselliset muutokset CPU-PCH-viestinnässä

Vallankumouksellisia muutoksia ovat uusien PCIe CPU-PCH -viestintäkanavien lisääminen, nimeltään Additional Uplinks. Fyysisesti nämä ovat kaksi PCI Express -porttia, jotka toimivat PCIe x8 Gen3- ja PCIe x16 Gen3 -tiloissa, molemmat 8.0 GT/S.

Lisälinkkejä Intel C620 -järjestelmälogiikkaarkkitehtuurissa

CPU:n ja Intel C620 PCH:n väliseen vuorovaikutukseen käytetään kolmea väylää: DMI- ja kaksi PCI Express -porttia.

Miksi Intel C620:n olemassa olevaa viestintätopologiaa piti tarkistaa? Ensinnäkin PCH-kanavaan voidaan integroida jopa 4 x 10 GbE verkko-ohjainta RDMA-toiminnallisuudella. Toiseksi uuden ja nopeamman sukupolven Intel QuickAssist Technology (QAT) -apuprosessorit, jotka tarjoavat laitteistotuen pakkausta ja salausta varten, vastaavat verkkoliikenteen ja tallennusalijärjestelmän kanssa tapahtuvan tiedonvaihdon salaamisesta. Ja lopuksi "innovaatiomoottori" - Innovaatiomoottori, joka on vain OEM-valmistajien saatavilla.

Skaalautuvuus ja joustavuus

Tärkeä ominaisuus on kyky valinnaisesti valita PCH-yhteystopologian lisäksi myös sirun sisäisten resurssien prioriteetit nopeiden tietoliikennekanavien pääsyssä keskusprosessorin (prosessorien) kanssa. Lisäksi erityisessä EPO:ssa (EndPoint Only Mode) PCH-yhteys suoritetaan tavallisen PCI Express -laitteen tilassa, joka sisältää 10 GbE-resursseja ja Intel QAT:n. Samanaikaisesti klassinen DMI-liitäntä sekä monet kaaviossa mustalla näkyvät Legacy-alijärjestelmät on poistettu käytöstä.

Lisälinkkejä Intel C620 -järjestelmälogiikkaarkkitehtuurissa

Intel C620 PCH -sirun sisäinen arkkitehtuuri

Teoriassa tämä mahdollistaa useamman kuin yhden Intel C620 PCH -sirun käytön järjestelmässä, skaalaamalla 10 GbE:n ja Intelin QAT-toiminnot suorituskykyvaatimuksiin. Samaan aikaan Legacy-toiminnot, joita tarvitaan vain yhdessä kopiossa, voidaan ottaa käyttöön vain yhdellä asennetuista PCH-siruista.

Viimeinen sana suunnittelussa kuuluu siis alustan kehittäjälle, joka toimii sekä teknisten että markkinointitekijöiden perusteella kunkin tuotteen asemoinnin mukaisesti.

Lähde: will.com

Lisää kommentti