Intel Rocket Lake est une migration des nouveaux cœurs Willow Cove 10 nm vers la technologie de processus 14 nm

La conception du cœur du processeur Willow Cove est basée sur Sunny Cove, la première véritable nouvelle conception de cœur d'Intel en 5 ans. Cependant, Sunny Cove n'est implémenté que dans les processeurs Ice Lake 10 nm, et les cœurs Willow Cove devraient apparaître dans les processeurs Tiger Lake (technologie de processus 10 nm+). L'impression en masse des puces Intel 10 nm est retardée jusqu'à la fin de 2020, de sorte que les fans de solutions Intel pourraient se retrouver avec une architecture relativement ancienne pendant encore un an.

Intel Rocket Lake est une migration des nouveaux cœurs Willow Cove 10 nm vers la technologie de processus 14 nm

Mais il s'avère qu'Intel s'efforce d'adapter les cœurs Willow Cove à ses normes modernes de 14 nm, et cela pourrait déjà être implémenté dans les processeurs Rocket Lake. C'est du moins ce qu'a rapporté l'utilisateur de Twitter @chiakokhua, un ingénieur VLSI (Very Large Scale Integrated Circuit) à la retraite qui publie diverses nouvelles concernant l'architecture du processeur sur son compte.

Il a noté que les documents techniques décrivent Rocket Lake comme essentiellement une adaptation en 14 nm de Tiger Lake, mais avec un budget de transistors beaucoup plus petit alloué aux graphiques intégrés : c'est ce que les ingénieurs ont dû faire pour libérer de l'espace pour des cœurs de processeur plus gros. De plus, le FIVR (régulateur de tension entièrement intégré) de Tiger Lake dans ce processeur sera remplacé par un système de gestion de l'alimentation SVID VRM traditionnel.


Intel Rocket Lake est une migration des nouveaux cœurs Willow Cove 10 nm vers la technologie de processus 14 nm

D'après des rapports antérieurs, il est connu que la puce Rocket Lake-S de 14 nm comprendra jusqu'à 8 cœurs de processeur, bien que son prédécesseur, Comet Lake-S, ait jusqu'à 10 cœurs. Il est désormais clair que la réduction du nombre de cœurs sera apparemment partiellement compensée par des gains en termes de nombre d'instructions exécutées par horloge (IPC). Cela pourrait être la première augmentation majeure de l'IPC depuis les processeurs Skylake.



Source: 3dnews.ru

Ajouter un commentaire