La documentation technique a clarifié la disposition du Ryzen 4000 : deux CCD, un CCX en CCD, 32 Mo L3 en CCX

Hier soir, un document technique a fait surface sur Internet décrivant certaines des caractéristiques des processeurs Ryzen 4000 attendus construits sur la microarchitecture Zen 3. En général, il n'a pas apporté de révélations particulières, mais il a confirmé bon nombre des hypothèses formulées précédemment. .

La documentation technique a clarifié la disposition du Ryzen 4000 : deux CCD, un CCX en CCD, 32 Mo L3 en CCX

Selon la documentation, les processeurs Ryzen 4000 (nom de code Vermeer) conserveront la disposition des chipsets introduite dans leurs prédécesseurs de la génération Zen 2. Les futurs processeurs de masse, comme c'était le cas auparavant, disposeront d'un chipset d'E/S et d'un ou deux CCD ( Core Complex Die) - chiplets contenant des cœurs de calcul.

La principale différence entre les processeurs Zen 3 sera la structure interne du CCD. Alors qu'actuellement, chaque CCD contient deux CCX (Core Complex) quadricœurs, chacun possédant son propre segment de cache L3 de 16 Mo, les chipsets Ryzen 4000 seront constitués d'un CCX à huit cœurs. Le volume du cache L3 dans chaque CCX passera de 16 à 32 Mo, mais cela n'entraînera évidemment pas de modification de la capacité totale de la mémoire cache. Les processeurs Ryzen série 4000 à huit cœurs, qui disposeront désormais d'un chipset CCD, recevront un cache L32 de 3 Mo, et les processeurs à 16 cœurs avec deux chipsets CCD auront un cache L64 de 3 Mo, composé de deux segments.

La documentation technique a clarifié la disposition du Ryzen 4000 : deux CCD, un CCX en CCD, 32 Mo L3 en CCX

Il ne faut pas s'attendre à des changements dans le volume du cache L2 : chaque cœur de processeur disposera de 512 Ko de cache de deuxième niveau.

Cependant, l’agrandissement de CCX aura un impact évident sur les performances. Chacun des cœurs de Zen 3 aura un accès direct à une plus grande partie du cache L3 et, de plus, davantage de cœurs pourront communiquer directement, en contournant l'Infinity Fabric. Cela signifie que Zen XNUMX réduira la latence de communication inter-cœurs et réduira l'impact sur les performances de la bande passante limitée du bus Infinity Fabric du processeur, ce qui signifie que l'indicateur IPC (instructions exécutées par horloge) augmentera à terme.

Dans le même temps, nous ne parlons pas d'une augmentation du nombre de cœurs dans les processeurs grand public. Le nombre maximum de chipsets CCD dans le Ryzen 4000 sera limité à deux, le nombre maximum de cœurs dans le processeur ne pourra donc pas dépasser 16.

La documentation technique a clarifié la disposition du Ryzen 4000 : deux CCD, un CCX en CCD, 32 Mo L3 en CCX

De plus, aucun changement fondamental n’est attendu avec la prise en charge de la mémoire. Comme il ressort du document, le mode maximum officiellement pris en charge pour le Ryzen 4000 restera DDR4-3200.

La documentation ne fournit aucun détail sur la composition de la gamme de modèles et les fréquences des processeurs qui y sont inclus. Des informations plus détaillées seront apparemment connues le 8 octobre, lorsqu'AMD organisera un événement spécial dédié aux processeurs Ryzen 4000 et à la microarchitecture Zen 3.

Source:



Source: 3dnews.ru

Ajouter un commentaire