Uplinks Breise in ailtireacht loighic chórais Intel C620

In ailtireacht ardáin x86, tháinig dhá threocht chun cinn a chomhlánaíonn a chéile. De réir leagan amháin, ní mór dúinn bogadh i dtreo acmhainní ríomhaireachta agus rialaithe a chomhtháthú in aon tslis amháin. Cuireann an dara cur chuige dáileadh freagrachtaí chun cinn: tá bus ardfheidhmíochta feistithe ag an bpróiseálaí a fhoirmíonn éiceachóras inscálaithe imeallach. Tá sé mar bhunús le topology loighic chórais Intel C620 le haghaidh ardáin ardleibhéil.

Is é an difríocht bhunúsach ón chipset Intel C610 roimhe seo ná leathnú an chainéil chumarsáide idir an próiseálaí agus na forimeallaigh atá san áireamh sa sliseanna PCH trí naisc PCIe a úsáid in éineacht leis an mbus traidisiúnta DMI.

Uplinks Breise in ailtireacht loighic chórais Intel C620

Breathnaímis níos géire ar nuálaíocht dhroichead theas Intel Lewisburg: cad iad na cineálacha cur chuige éabhlóideacha agus réabhlóideacha a mhéadaigh a chumhachtaí maidir le cumarsáid a dhéanamh le próiseálaithe?

Athruithe éabhlóideacha i gcumarsáid LAP-PCH

Mar chuid den chur chuige éabhlóideach, fuair an príomhbhealach cumarsáide idir an LAP agus an droichead theas, arb é an bus DMI (Comhéadan Meáin Dhíreach), tacaíocht don mhodh PCIe x4 Gen3 le feidhmíocht 8.0 GT/S. Roimhe seo, sa Intel C610 PCH, rinneadh cumarsáid idir an próiseálaí agus loighic an chórais i mód PCIe x4 Gen 2 ag bandaleithead 5.0 GT/S.

Uplinks Breise in ailtireacht loighic chórais Intel C620

Comparáid idir feidhmiúlacht loighic chórais Intel C610 agus C620

Tabhair faoi deara go bhfuil an fochóras seo i bhfad níos coimeádaí ná calafoirt PCIe tógtha an phróiseálaí, a úsáidtear de ghnáth chun GPUanna agus thiomáineann NVMe a nascadh, áit a bhfuil PCIe 3.0 in úsáid ar feadh i bhfad agus tá an t-aistriú go PCI Express Gen4 beartaithe.

Athruithe réabhlóideacha i gcumarsáid LAP-PCH

I measc na n-athruithe réabhlóideacha tá cur leis na bealaí cumarsáide PCIe CPU-PCH nua, ar a dtugtar Uplinks Breise. Go fisiciúil, is dhá chalafort PCI Express iad seo a oibríonn i modhanna PCIe x8 Gen3 agus PCIe x16 Gen3, an dá cheann 8.0 GT/S.

Uplinks Breise in ailtireacht loighic chórais Intel C620

Le haghaidh idirghníomhú idir an LAP agus Intel C620 PCH, úsáidtear 3 bhus: DMI agus dhá phort PCI Express

Cén fáth ar ghá an topology cumarsáide reatha a athbhreithniú leis an Intel C620? Ar an gcéad dul síos, is féidir suas le rialtóirí líonra 4x 10GbE le feidhmiúlacht RDMA a chomhtháthú isteach sa PCH. Ar an dara dul síos, tá an ghlúin nua agus níos tapúla de chomhphróiseálaithe Intel QuickAssist Technology (QAT), a sholáthraíonn tacaíocht crua-earraí le haghaidh comhbhrú agus criptithe, freagrach as trácht líonra agus malartuithe a chriptiú leis an bhfochóras stórála. Agus ar deireadh, "inneall na nuálaíochta" - Inneall Nuálaíochta, nach mbeidh ar fáil ach do OEManna.

Inscálaitheacht agus solúbthacht

Gné thábhachtach is ea an cumas a roghnú go roghnach ní hamháin topology nasc PCH, ach freisin tosaíochtaí acmhainní inmheánacha an tslis maidir le rochtain ar bhealaí cumarsáide ardluais leis an bpróiseálaí lárnach (próiseálaithe). Ina theannta sin, sa EPO speisialta (Mód EndPoint Only), déantar an nasc PCH i stádas feiste rialta PCI Express ina bhfuil acmhainní 10 GbE agus Intel QAT. Ag an am céanna, tá an comhéadan DMI clasaiceach, chomh maith le roinnt fochórais Legacy, a thaispeántar i dubh sa léaráid, faoi mhíchumas.

Uplinks Breise in ailtireacht loighic chórais Intel C620

Ailtireacht inmheánach an sliseanna Intel C620 PCH

Go teoiriciúil, is féidir níos mó ná sliseanna Intel C620 PCH amháin a úsáid i gcóras, ag scálaiú 10 GbE agus feidhmiúlacht Intel QAT chun freastal ar riachtanais feidhmíochta. Ag an am céanna, ní féidir feidhmeanna Legacy a theastaíonn ach i gcóip amháin a chumasú ach ar cheann de na sliseanna PCH suiteáilte.

Mar sin, is leis an bhforbróir ardán a bheidh an focal deiridh maidir le dearadh, ag gníomhú ar bhonn fachtóirí teicneolaíochta agus margaíochta araon de réir suíomh gach táirge ar leith.

Foinse: will.com

Add a comment