Coreboot 4.16 air a leigeil ma sgaoil

Chaidh foillseachadh a’ phròiseict CoreBoot 4.16 fhoillseachadh, taobh a-staigh an fhrèam a thathas a’ leasachadh roghainn eile an-asgaidh an àite firmware seilbhe agus BIOS. Tha còd a’ phròiseict air a sgaoileadh fo chead GPLv2. Ghabh 170 luchd-leasachaidh pàirt ann an cruthachadh an dreach ùr, a dheasaich atharrachaidhean 1770.

Prìomh innleachdan:

  • Taic a bharrachd airson 33 bùird-màthar, 22 dhiubh sin air an cleachdadh air innealan le Chrome OS no air frithealaichean Google. Am measg nan cìsean neo-Google:
    • Acer Aspire VN7-572G
    • amd chausie
    • ASROCK H77 Pro4-M
    • ASUS P8Z77-M
    • Emulation QEMU cumhachd9
    • Intel Alderlake-N RVP
    • Atlas Prodrive saor an asgaidh
    • Star Labs Star Labs StarBook Mk V (i3-1115G4 agus i7-1165G7)
    • System76 gaze16 3050, 3060 agus 3060-b
  • Chaidh stad a chuir air taic airson bùird-màthraichean Google Corsola, Nasher agus Stryke.
  • Taic a bharrachd airson Power9 CPU agus AMD Sabrina SoC.
  • Chaidh roghainn a chuir ris gus fo-shiostam IME (Intel Management Engine) a chuir dheth, a tha a’ tighinn air a’ mhòr-chuid de bhùird-mhàthraichean le pròiseasairean Intel agus a tha air a chuir an gnìomh mar mhicro-phròiseasair air leth a bhios ag obair gu neo-eisimeileach bhon CPU agus a’ coileanadh gnìomhan a dh’ fheumar a sgaradh bhon t-siostam obrachaidh, leithid mar a bhith a’ giullachd susbaint dìonta (DRM), buileachadh mhodalan TPM (Modal Àrd-ùrlar earbsach) agus eadar-aghaidh ìre ìosal airson sgrùdadh agus smachd air uidheamachd. Gus IME a dhì-cheadachadh ann an siostaman le pròiseasairean bhon teaghlach Skylake gu Alder Lake, tha am paramadair me_state air a chleachdadh ann an CMOS, a’ sònrachadh luach 1 ris a chuireas an einnsean à comas. Gus staid CSME atharrachadh tro CMOS, chaidh an dòigh “.enable” a chuir ris, agus tha an staid a rèir paramadair me_state.
  • Coreboot-configurator air a chur ris, GUI sìmplidh airson roghainnean CMOS atharrachadh ann an Coreboot CBFS a’ cleachdadh goireas nvramtool.
  • Chuir sinn ris a’ ghoireas apcb_v3_edit airson faidhlichean binary APCB V3 (AMD PSP Customization Block) a dheasachadh agus suas ri 16 SPD (Serial Presence Detect) a chuir nan àite.
  • Fo-mhodalan ùraichte amd_blobs, arm-earbsach-firmware, blobs, chromeec, intel-microcode, qc_blobs agus vboot.
  • Chaidh an còd airson rèiteachadh LAPIC (Stiùiriche Eadar-amail Prògramaichte Adhartach Ionadail) a ghluasad gu init MP.
  • Taic a bharrachd airson sreathan teicheadh ​​ANSI gus tachartasan cudromach a chomharrachadh, leithid mearachdan agus rabhaidhean, nuair a bhios tu a’ taisbeanadh logaichean anns a’ chonsail eadar-ghnìomhach.
  • Gnìomh cbmem_dump_console air a chuir an gnìomh, coltach ri cbmem_dump_console_to_uart, ach ag obair le consoles a tha air an rèiteachadh gu cumanta.
  • Tha roghainnean ìomhaigh beò air an atharrachadh gus obrachadh le cuairteachadh NixOS 21.11. Chaidh stad a chuir air a’ phacaid iasl agus chaidh acpica-tools a chuir na àite.
  • Chaidh bootloader U-Boot ùrachadh gu dreach 2021.10.
  • Taic a bharrachd airson siostaman le barrachd air coraichean 128 CPU.
  • Dràibhear a bharrachd airson mothachairean faisg air Semtech sx9360 SAR air an cleachdadh ann an innealan Samsung.
  • Dràibhear a bharrachd airson luchd-riaghlaidh Sgenesys Logic GL9750 SD air a chleachdadh ann an Chromebooks.
  • Taic a bharrachd airson riaghladairean Realtek RT8125 Ethernet.
  • Dràibhear a bharrachd airson Fibocom 5G WWAN ACPI.
  • Taic a bharrachd airson topologies cuimhne measgaichte nuair a bhios tu a’ cleachdadh DDR4.
  • Taic a bharrachd airson sònrachadh FSP 2.3 (Pasgan Bathar-bog Sùbailte).
  • Chaidh an còd airson hashes obrachadh a-mach a chaidh a chleachdadh ann an dearbhadh agus luachadh stàite CBFS ath-obrachadh
  • Taic a bharrachd airson teicneòlas PCI-e Resizable BAR (Clàran Seòladh Base), a leigeas leis an CPU faighinn gu cuimhne bhidio iomlan a’ chairt PCI.

A bharrachd air an sin, tha plana gluasaid air a thaisbeanadh a’ tòiseachadh bho sgaoileadh 4.18 chun cheathramh deasachadh den uidheamachd riarachaidh ghoireasan (RESOURCE_ALLOCATOR_V4), a chuireas taic ri bhith a’ làimhseachadh grunn raointean ghoireasan, a’ cleachdadh an àite seòlaidh gu lèir, agus riarachadh cuimhne ann an raointean os cionn 4 GB. Tha Coreboot 4.18, ris a bheil dùil san t-Samhain, cuideachd an dùil an inneal tòiseachaidh ioma-phroiseact clasaigeach (LEGACY_SMP_INIT) a lughdachadh, agus an còd tòiseachaidh PARALLEL_MP a chuir na àite.

Source: fosgailtenet.ru

Cuir beachd ann