A documentación técnica aclarou o deseño do Ryzen 4000: dous CCD, un CCX en CCD, 32 MB L3 en CCX

Onte á noite, apareceu en Internet un documento técnico que describe algunhas das características dos esperados procesadores Ryzen 4000 construídos sobre a microarquitectura Zen 3. En xeral, non trouxo ningunha revelación especial, pero confirmou moitas das suposicións que se fixeron anteriormente. .

A documentación técnica aclarou o deseño do Ryzen 4000: dous CCD, un CCX en CCD, 32 MB L3 en CCX

Segundo a documentación, os procesadores Ryzen 4000 (nome en clave Vermeer) conservarán a disposición do chiplet introducida nos seus predecesores da xeración Zen 2. Os futuros procesadores masivos, como era o caso anteriormente, terán un chiplet de E/S e un ou dous CCD ( Core Complex Die) - chiplets que conteñen núcleos informáticos.

A diferenza fundamental entre os procesadores Zen 3 será a estrutura interna do CCD. Aínda que actualmente cada CCD contén dous CCX de catro núcleos (Core Complex), cada un dos cales ten o seu propio segmento de caché L3 de 16 MB, os chiplets Ryzen 4000 consistirán nun CCX de oito núcleos. O volume de caché L3 en cada CCX aumentarase de 16 a 32 MB, pero isto obviamente non levará a un cambio na capacidade total da memoria caché. Os procesadores da serie Ryzen 4000 de oito núcleos, que agora terán un chiplet CCD, recibirán unha caché L32 de 3 MB, e as CPU de 16 núcleos con dous chiplets CCD terán unha caché L64 de 3 MB, composta por dous segmentos.

A documentación técnica aclarou o deseño do Ryzen 4000: dous CCD, un CCX en CCD, 32 MB L3 en CCX

Non hai que esperar cambios no volume da caché L2: cada núcleo do procesador terá 512 KB de caché de segundo nivel.

Non obstante, a ampliación de CCX terá un impacto evidente no rendemento. Cada un dos núcleos de Zen 3 terá acceso directo a unha maior parte da caché L3 e, ademais, máis núcleos poderán comunicarse directamente, evitando o Infinity Fabric. Isto significa que Zen XNUMX reducirá a latencia de comunicación entre núcleos e reducirá o impacto no rendemento do ancho de banda limitado do bus Infinity Fabric do procesador, o que significa que o indicador IPC (instrucións executadas por reloxo) finalmente aumentará.

Ao mesmo tempo, non estamos a falar de ningún aumento no número de núcleos nos procesadores de consumo. O número máximo de chiplets CCD no Ryzen 4000 limitarase a dous, polo que o número máximo de núcleos do procesador non poderá superar os 16.

A documentación técnica aclarou o deseño do Ryzen 4000: dous CCD, un CCX en CCD, 32 MB L3 en CCX

Ademais, non se esperan cambios fundamentais co soporte de memoria. Como se desprende do documento, o modo máximo admitido oficialmente para o Ryzen 4000 seguirá sendo DDR4-3200.

A documentación non ofrece detalles sobre a composición da gama de modelos e as frecuencias dos procesadores incluídos nela. Ao parecer, coñecerase información máis detallada o 8 de outubro, cando AMD celebrará un evento especial dedicado aos procesadores Ryzen 4000 e á microarquitectura Zen 3.

Fonte:



Fonte: 3dnews.ru

Engadir un comentario