Dodatne uzlazne veze u arhitekturi sistemske logike Intel C620

U arhitekturi x86 platformi pojavila su se dva trenda koja se nadopunjuju. Prema jednoj verziji, moramo krenuti prema integraciji računalnih i kontrolnih resursa u jedan čip. Drugi pristup promiče raspodjelu odgovornosti: procesor je opremljen sabirnicom visokih performansi koja čini periferni skalabilni ekosustav. On čini osnovu topologije sistemske logike Intel C620 za platforme visoke razine.

Temeljna razlika u odnosu na prethodni Intel C610 čipset je proširenje komunikacijskog kanala između procesora i perifernih uređaja uključenih u PCH čip korištenjem PCIe veza zajedno s tradicionalnom DMI sabirnicom.

Dodatne uzlazne veze u arhitekturi sistemske logike Intel C620

Pogledajmo pobliže inovacije južnog mosta Intel Lewisburg: koji su evolucijski i revolucionarni pristupi proširili njegove moći u komunikaciji s procesorima?

Evolucijske promjene u CPU-PCH komunikaciji

Kao dio evolucijskog pristupa, glavni komunikacijski kanal između CPU-a i južnog mosta, koji je DMI (Direct Media Interface) sabirnica, dobio je podršku za PCIe x4 Gen3 mod s performansama od 8.0 GT/S. Prethodno, u Intel C610 PCH, komunikacija između procesora i sistemske logike obavljala se u PCIe x4 Gen 2 modu pri 5.0 GT/S propusnosti.

Dodatne uzlazne veze u arhitekturi sistemske logike Intel C620

Usporedba funkcionalnosti sistemske logike Intel C610 i C620

Imajte na umu da je ovaj podsustav puno konzervativniji od ugrađenih PCIe priključaka procesora, koji se obično koriste za povezivanje GPU-a i NVMe diskova, gdje se PCIe 3.0 koristi već duže vrijeme i planira se prijelaz na PCI Express Gen4.

Revolucionarne promjene u CPU-PCH komunikaciji

Revolucionarne promjene uključuju dodavanje novih PCIe CPU-PCH komunikacijskih kanala, nazvanih Dodatni uplinkovi. Fizički, radi se o dva PCI Express porta koji rade u PCIe x8 Gen3 i PCIe x16 Gen3 modovima, oba 8.0 GT/S.

Dodatne uzlazne veze u arhitekturi sistemske logike Intel C620

Za interakciju između CPU-a i Intel C620 PCH koriste se 3 sabirnice: DMI i dva PCI Express porta

Zašto je bilo potrebno revidirati postojeću komunikacijsku topologiju s Intel C620? Prvo, do 4x 10GbE mrežna kontrolera s RDMA funkcionalnošću mogu se integrirati u PCH. Drugo, nova i brža generacija koprocesora Intel QuickAssist Technology (QAT), koji pružaju hardversku podršku za kompresiju i enkripciju, odgovorni su za šifriranje mrežnog prometa i razmjene s podsustavom za pohranu. I konačno, "motor inovacije" - Inovacijski motor, koji će biti dostupan samo proizvođačima originalne opreme.

Masštabiruemost i gibkostʹ

Važno svojstvo je mogućnost izbornog odabira ne samo topologije PCH veze, već i prioriteta unutarnjih resursa čipa u pristupu brzim komunikacijskim kanalima sa središnjim procesorom (procesorima). Osim toga, u posebnom EPO (EndPoint Only Mode), PCH veza se provodi u statusu običnog PCI Express uređaja koji sadrži 10 GbE resursa i Intel QAT. Istovremeno, klasično DMI sučelje, kao i brojni Legacy podsustavi, prikazani crnom bojom na dijagramu, su onemogućeni.

Dodatne uzlazne veze u arhitekturi sistemske logike Intel C620

Unutarnja arhitektura Intel C620 PCH čipa

U teoriji, ovo omogućuje korištenje više od jednog Intel C620 PCH čipa u sustavu, skalirajući 10 GbE i Intel QAT funkcionalnost kako bi se zadovoljili zahtjevi performansi. Istodobno, Legacy funkcije koje su potrebne samo u jednoj kopiji mogu se omogućiti samo na jednom od instaliranih PCH čipova.

Dakle, konačnu riječ u dizajnu imat će razvijač platforme, koji će djelovati na temelju tehnoloških i marketinških čimbenika u skladu s pozicioniranjem svakog pojedinog proizvoda.

Izvor: www.habr.com

Dodajte komentar