Proizvodnja domaćih procesora temeljenih na RISC-V arhitekturi počet će u Ruskoj Federaciji

Državna korporacija Rostec i tehnološka tvrtka Yadro (ICS Holding) do 2025. namjeravaju razviti i započeti proizvodnju novog procesora za prijenosna računala, računala i poslužitelje, temeljenog na arhitekturi RISC-V. Planirano je opremanje radnih mjesta u odjelima Rosteca i ustanovama Ministarstva obrazovanja i znanosti, Ministarstva obrazovanja i Ministarstva zdravstva Ruske Federacije računalima temeljenim na novom procesoru. U projekt će biti uloženo 27,8 milijardi rubalja (uključujući 9,8 milijardi iz saveznog proračuna), što je više od ukupnih ulaganja u proizvodnju procesora Elbrus i Baikal. U skladu s poslovnim planom, 2025. godine planiraju prodati 60 tisuća sustava temeljenih na novim procesorima i za to zaraditi 7 milijardi rubalja.

Od 2019. Yadro, tvrtka za poslužitelje i pohranu, posjeduje Syntacore, koji je jedan od najstarijih razvijača specijaliziranih otvorenih i komercijalnih RISC-V IP jezgri (IP Core), a također je jedan od osnivača neprofitne organizacije RISC-V International, koji nadzire razvoj arhitekture skupa instrukcija RISC-V. Dakle, postoji više nego dovoljno resursa, iskustva i kompetencija za stvaranje novog RISC-V čipa.

Prijavljeno je da će čip koji se razvija uključivati ​​8-jezgreni procesor koji radi na 2 GHz. Za proizvodnju se planira koristiti 12nm tehnički proces (za usporedbu, 2023. Intel planira proizvesti čip temeljen na jezgri SiFive P550 RISC-V koristeći 7 nm tehnologiju, a 2022. u Kini se očekuje proizvodnja čipa XiangShan , također radi na frekvenciji od 2 GHz, koristeći tehnički proces 14 nm).

Syntacore trenutno nudi za licenciranje jezgru RISC-V SCR7, prikladnu za korištenje u korisničkim računalima i podržava korištenje sustava temeljenih na Linuxu. SCR7 implementira arhitekturu skupa instrukcija RISC-V RV64GC i uključuje virtualni memorijski kontroler s podrškom za memorijske stranice, MMU, L1/L2 predmemorije, jedinicu s pomičnim zarezom, tri razine privilegija, AXI4- i ACE-kompatibilna sučelja i SMP podršku (do 8 jezgri).

Proizvodnja domaćih procesora temeljenih na RISC-V arhitekturi počet će u Ruskoj Federaciji

Što se tiče softvera, podrška za RISC-V se uspješno razvija u Debian GNU/Linuxu. Osim toga, krajem lipnja Canonical je najavio formiranje gotovih verzija Ubuntua 20.04 LTS i 21.04 za RISC-V ploče SiFive HiFive Unmatched i SiFive HiFive Unleashed. RISC-V je također nedavno prenesen na Android platformu. Važno je napomenuti da je Yadro srebrni član Linux Foundationa od 2017. godine, a također je član konzorcija OpenPOWER Foundationa koji promovira OpenPOWER arhitekturu skupa instrukcija (ISA).

Podsjetimo se da RISC-V pruža otvoren i fleksibilan sustav strojnih instrukcija koji omogućuje izradu mikroprocesora za proizvoljne primjene bez potrebe za tantijemama ili nametanjem uvjeta za korištenje. RISC-V vam omogućuje stvaranje potpuno otvorenih SoC-ova i procesora. Trenutno, na temelju RISC-V specifikacije, različite tvrtke i zajednice pod različitim besplatnim licencama (BSD, MIT, Apache 2.0) razvijaju nekoliko desetaka varijanti mikroprocesorskih jezgri, SoC-ova i već proizvedenih čipova. Operativni sustavi s visokokvalitetnom podrškom za RISC-V uključuju GNU/Linux (prisutan od izdanja Glibc 2.27, binutils 2.30, gcc 7 i Linux kernel 4.15) i FreeBSD.

Izvor: opennet.ru

Dodajte komentar