Dokumentasi teknis memperjelas tata letak Ryzen 4000: dua CCD, satu CCX di CCD, 32 MB L3 di CCX

Tadi malam, sebuah dokumen teknis muncul di Internet yang menjelaskan beberapa karakteristik dari prosesor Ryzen 4000 yang diharapkan dibangun di atas mikroarsitektur Zen 3. Secara umum, hal ini tidak membawa wahyu khusus, tetapi mengkonfirmasi banyak asumsi yang dibuat sebelumnya. .

Dokumentasi teknis memperjelas tata letak Ryzen 4000: dua CCD, satu CCX di CCD, 32 MB L3 di CCX

Menurut dokumentasi, prosesor Ryzen 4000 (nama kode Vermeer) akan mempertahankan tata letak chiplet yang diperkenalkan pada pendahulunya generasi Zen 2. Prosesor massal masa depan, seperti sebelumnya, akan memiliki chiplet I/O dan satu atau dua CCD ( Core Complex Die) - chiplet yang berisi inti komputasi.

Perbedaan utama antara prosesor Zen 3 terletak pada struktur internal CCD. Meskipun saat ini setiap CCD berisi dua CCX quad-core (Core Complex), yang masing-masing memiliki segmen cache L3 16 MB sendiri, chiplet Ryzen 4000 akan terdiri dari satu CCX delapan inti. Volume cache L3 di setiap CCX akan ditingkatkan dari 16 menjadi 32 MB, namun hal ini jelas tidak akan menyebabkan perubahan total kapasitas memori cache. Prosesor delapan inti seri Ryzen 4000, yang sekarang memiliki satu chiplet CCD, akan menerima cache L32 3 MB, dan CPU 16-inti dengan dua chiplet CCD akan memiliki cache L64 3 MB, yang terdiri dari dua segmen.

Dokumentasi teknis memperjelas tata letak Ryzen 4000: dua CCD, satu CCX di CCD, 32 MB L3 di CCX

Tidak perlu mengharapkan perubahan dalam jumlah cache L2: setiap inti prosesor akan memiliki cache tingkat kedua sebesar 512 KB.

Namun, memperbesar CCX akan berdampak nyata pada performa. Masing-masing inti di Zen 3 akan memiliki akses langsung ke porsi cache L3 yang lebih besar, dan sebagai tambahan, lebih banyak inti yang dapat berkomunikasi secara langsung, melewati Infinity Fabric. Ini berarti Zen XNUMX akan mengurangi latensi komunikasi antar-inti dan mengurangi dampak kinerja dari terbatasnya bandwidth bus Infinity Fabric prosesor, yang berarti bahwa indikator IPC (instruksi yang dijalankan per jam) pada akhirnya akan meningkat.

Pada saat yang sama, kami tidak membicarakan tentang peningkatan jumlah inti pada prosesor konsumen. Jumlah maksimum chiplet CCD di Ryzen 4000 akan dibatasi menjadi dua, sehingga jumlah maksimum inti dalam prosesor tidak akan melebihi 16.

Dokumentasi teknis memperjelas tata letak Ryzen 4000: dua CCD, satu CCX di CCD, 32 MB L3 di CCX

Selain itu, tidak ada perubahan mendasar yang diharapkan dengan dukungan memori. Sebagai berikut dari dokumen tersebut, mode maksimum yang didukung secara resmi untuk Ryzen 4000 akan tetap DDR4-3200.

Dokumentasi tidak memberikan rincian apa pun tentang komposisi rentang model dan frekuensi prosesor yang disertakan di dalamnya. Informasi lebih detail rupanya akan diketahui pada 8 Oktober mendatang, saat AMD akan menggelar acara khusus yang didedikasikan untuk prosesor Ryzen 4000 dan mikroarsitektur Zen 3.

Sumber:



Sumber: 3dnews.ru

Tambah komentar