Produksi prosesor domestik berdasarkan arsitektur RISC-V akan dimulai di Federasi Rusia

Rostec State Corporation dan perusahaan teknologi Yadro (ICS Holding) bermaksud untuk mengembangkan dan memulai produksi prosesor baru untuk laptop, PC, dan server, berdasarkan arsitektur RISC-V, pada tahun 2025. Direncanakan untuk melengkapi tempat kerja di divisi Rostec dan institusi Kementerian Pendidikan dan Ilmu Pengetahuan, Kementerian Pendidikan dan Kementerian Kesehatan Federasi Rusia dengan komputer berbasis prosesor baru. 27,8 miliar rubel akan diinvestasikan dalam proyek ini (termasuk 9,8 miliar dari anggaran federal), yang lebih besar dari total investasi dalam produksi prosesor Elbrus dan Baikal. Sesuai dengan rencana bisnis, pada tahun 2025 mereka berencana menjual 60 ribu sistem berdasarkan prosesor baru dan mendapatkan 7 miliar rubel untuk ini.

Sejak 2019, Yadro, sebuah perusahaan server dan penyimpanan, telah memiliki Syntacore, yang merupakan salah satu pengembang tertua inti IP RISC-V terbuka dan komersial khusus (IP Core), dan juga salah satu pendiri organisasi nirlaba. RISC-V Internasional, mengawasi pengembangan arsitektur set instruksi RISC-V. Dengan demikian, terdapat lebih dari cukup sumber daya, pengalaman, dan kompetensi untuk membuat chip RISC-V baru.

Dilaporkan bahwa chip yang dikembangkan akan menyertakan prosesor 8 inti yang beroperasi pada 2 GHz. Untuk produksinya direncanakan menggunakan proses teknis 12nm (sebagai perbandingan, pada tahun 2023 Intel berencana memproduksi chip berbasis inti SiFive P550 RISC-V menggunakan teknologi 7 nm, dan pada tahun 2022 di China diperkirakan akan memproduksi chip XiangShan. , juga beroperasi pada frekuensi 2 GHz, menggunakan proses teknis 14 nm).

Syntacore saat ini menawarkan untuk melisensikan inti RISC-V SCR7, cocok untuk digunakan di komputer konsumen dan mendukung penggunaan sistem berbasis Linux. SCR7 mengimplementasikan arsitektur set instruksi RISC-V RV64GC dan mencakup pengontrol memori virtual dengan dukungan halaman memori, MMU, cache L1/L2, unit floating point, tiga tingkat hak istimewa, antarmuka yang kompatibel dengan AXI4 dan ACE, dan dukungan SMP (hingga 8 inti).

Produksi prosesor domestik berdasarkan arsitektur RISC-V akan dimulai di Federasi Rusia

Sedangkan untuk perangkat lunak, dukungan RISC-V berhasil dikembangkan di Debian GNU/Linux. Selain itu, pada akhir Juni, Canonical mengumumkan pembentukan build siap pakai Ubuntu 20.04 LTS dan 21.04 untuk papan RISC-V SiFive HiFive Unmatched dan SiFive HiFive Unleashed. RISC-V juga baru-baru ini telah di-porting ke platform Android. Patut dicatat bahwa Yadro telah menjadi anggota Perak di Linux Foundation sejak 2017, dan juga merupakan anggota konsorsium OpenPOWER Foundation, yang mempromosikan arsitektur set instruksi (ISA) OpenPOWER.

Ingatlah bahwa RISC-V menyediakan sistem instruksi mesin yang terbuka dan fleksibel yang memungkinkan mikroprosesor dibuat untuk aplikasi sewenang-wenang tanpa memerlukan royalti atau memaksakan ketentuan dalam penggunaan. RISC-V memungkinkan Anda membuat SoC dan prosesor yang sepenuhnya terbuka. Saat ini, berdasarkan spesifikasi RISC-V, beberapa lusin varian inti mikroprosesor, SoC, dan chip yang sudah diproduksi sedang dikembangkan oleh berbagai perusahaan dan komunitas di bawah berbagai lisensi gratis (BSD, MIT, Apache 2.0). Sistem operasi dengan dukungan berkualitas tinggi untuk RISC-V termasuk GNU/Linux (hadir sejak rilis Glibc 2.27, binutils 2.30, gcc 7 dan kernel Linux 4.15) dan FreeBSD.

Sumber: opennet.ru

Tambah komentar