ืืจืืื ืื ืืื ืืืจืืช ืจืืื OpenHW Group ื-Mitacs ืืืจืืื ืขื ืชืืื ืืช ืืืืงืจ OpenHW Accelerate, ืฉืืืื ื ื-22.5 ืืืืืื ืืืืจ. ืืืจืช ืืชืืื ืืช ืืื ืืขืืจืจ ืืืงืจ ืืชืืื ืืืืืจื ืืคืชืืื, ืืจืืืช ืคืืชืื ืืืจืืช ืืืฉืื ืฉื ืืขืืืื ืคืชืืืื, ืืจืืืืงืืืจืืช ืืชืืื ืืช ื ืืืืช ืืคืชืจืื ืืขืืืช ืืืืืืช ืืืื ื ืืืขืจืืืช ืืืฉืื ืขืชืืจืืช ืื ืจืืื ืืืจืืช. ืืืืืื ืชืืืื ืืชืืืืช ืืืฉืืช ืงื ืื ืืกืคืื ืกืจืื ืฉื ืืืจืืช, ืชืื ืืขืืจืืืช ืฉื ืืืกืืืช ืืืขืืื ืืืื ืืืืื ืืืืฆืืข ืืขืืืื.
ืืคืจืืืงื ืืจืืฉืื ืฉื OpenHW Accelerate ืืืื CORE-V VEC, ืฉืืืจืชื ืืคืชื ืืืคืืืืืืฆืืืช ืืจืืืืงืืื ืืืช ืืืืฉืื ืืขืืื ืืงืืืจ RISC-V ืฉื ืืชื ืืืฉืชืืฉ ืืื ืืขืืืื ืืขื ืืืฆืืขืื ืืืืืื ืฉื ื ืชืื ื ืืืืฉื ืื ืจื-ืืืืืื ืืืืืฆืช ืืืฉืืืื ืืงืฉืืจืื ืืืืืื ืืืืื ื. ืืคืจืืืงื ืืืืฉื ืขื ืชืืืื ืืกืคืืช ื-CMC Microsystems ืืืขืืจืืืช ืฉื ืืืงืจืื ื-ETH ืฆืืจืื ื-รcole Polytechnique de Montrรฉal. ืคืจืืืงื CORE-V VEC ืืืงื ืฉืืืฉ ืฉื ืื ืืืฉืืืชื.
ืืงืืจ: OpenNet.ru