SiFive แžŽแŸ‚แž“แžถแŸ† RISC-V Core Outperforming ARM Cortex-A78

SiFive แžŠแŸ‚แž›แž”แž„แŸ’แž€แžพแžแžกแžพแž„แžŠแŸ„แž™แžขแŸ’แž“แž€แž”แž„แŸ’แž€แžพแžแžŸแŸ’แžแžถแž”แžแŸ’แž™แž€แž˜แŸ’แž˜แžŸแŸ†แžŽแžปแŸ†แž€แžถแžšแžŽแŸ‚แž“แžถแŸ† RISC-V แž แžพแž™แž“แŸ…แž–แŸแž›แžแŸ‚แž˜แžฝแž™แž”แžถแž“แžšแŸ€แž”แž…แŸ†แž‚แŸ†แžšแžผแžŠแŸ†แž”แžผแž„แž“แŸƒแžแžฝแžšแž€แŸ’แž”แžถแž›แžŠแŸ‚แž›แž˜แžถแž“แž˜แžผแž›แžŠแŸ’แž‹แžถแž“แž›แžพ RISC-V แž”แžถแž“แžŽแŸ‚แž“แžถแŸ†แžŸแŸ’แž“แžผแž›แžŸแŸŠแžธแž—แžธแž™แžผ RISC-V แžแŸ’แž˜แžธแž“แŸ…แž€แŸ’แž“แžปแž„แž”แž“แŸ’แž‘แžถแžแŸ‹ SiFive Performance แžŠแŸ‚แž›แž›แžฟแž“แž‡แžถแž„ 50% แŸ” แž‡แžถแž„แžŸแŸ’แž“แžผแž› P550 แž˜แžปแž“ แž“แžทแž„แžŠแŸ†แžŽแžพแžšแž€แžถแžšแž‡แžถแž„ ARM Cortex-A78 แžŠแŸ‚แž›แž‡แžถแž”แŸ’แžšแž–แŸแž“แŸ’แž’แžŠแŸ†แžŽแžพแžšแž€แžถแžšแžŠแŸแž˜แžถแž“แžฅแž‘แŸ’แž’แžทแž–แž›แž”แŸ†แž•แžปแžแžŠแŸ„แž™แž•แŸ’แžขแŸ‚แž€แž›แžพแžŸแŸ’แžแžถแž”แžแŸ’แž™แž€แž˜แŸ’แž˜ ARM แŸ” SoCs แž•แŸ’แžขแŸ‚แž€แž›แžพแžŸแŸ’แž“แžผแž›แžแŸ’แž˜แžธแž‚แžบแž•แŸ’แžแŸ„แžแž‡แžถแž…แž˜แŸ’แž”แž„แž›แžพแž”แŸ’แžšแž–แŸแž“แŸ’แž’แž˜แŸ‰แžถแžŸแŸŠแžธแž“แž˜แŸ แž“แžทแž„แžŸแŸ’แžแžถแž“แžธแž™แž€แžถแžšแž„แžถแžš แž”แŸ‰แžปแž“แŸ’แžแŸ‚แžœแžถแž€แŸแžขแžถแž…แž”แž„แŸ’แž€แžพแžแž‡แž˜แŸ’แžšแžพแžŸแžŠแŸ‚แž›แž”แžถแž“แžŠแž€แž…แŸแž‰แžŸแž˜แŸ’แžšแžถแž”แŸ‹แžงแž”แž€แžšแžŽแŸแž…แž›แŸแž แž“แžทแž„แžงแž”แž€แžšแžŽแŸแž”แž„แŸ’แž€แž”แŸ‹แž•แž„แžŠแŸ‚แžšแŸ”

แžœแžถแžแŸ’แžšแžผแžœแž”แžถแž“แž”แž‰แŸ’แž‡แžถแž€แŸ‹แžแžถแž”แžพแž”แŸ’แžšแŸ€แž”แž’แŸ€แž”แž‘แŸ…แž“แžนแž„ P550 แžŸแŸ’แž“แžผแž›แžŠแŸ†แžŽแžพแžšแž€แžถแžš SiFive แžแŸ’แž˜แžธแž˜แžถแž“ 16 MB แž“แŸƒ L3 cache แž‡แŸ†แž“แžฝแžŸแžฑแŸ’แž™ 4 MB แžขแžถแž…แž”แž‰แŸ’แž…แžผแž›แž‚แŸ’แž“แžถแž”แžถแž“แžšแž แžผแžแžŠแž›แŸ‹ 16 cores แž‡แŸ†แž“แžฝแžŸแžฑแŸ’แž™ 4 แž“แŸ…แž€แŸ’แž“แžปแž„แž”แž“แŸ’แž‘แŸ‡แžˆแžธแž”แž˜แžฝแž™ แžŠแŸ†แžŽแžพแžšแž€แžถแžšแžšแž แžผแžแžŠแž›แŸ‹ 3.5 GHz แž‡แŸ†แž“แžฝแžŸแžฑแŸ’แž™ 2.4 GHz แŸ” แž‚แžถแŸ†แž‘แŸ’แžšแžขแž„แŸ’แž‚แž…แž„แž…แžถแŸ† DDR5 แž“แžทแž„แžกแžถแž“แž€แŸ’แžšแžปแž„ PCI-Express 5.0 แŸ” แžŸแŸ’แžแžถแž”แžแŸ’แž™แž€แž˜แŸ’แž˜แž‘แžถแŸ†แž„แž˜แžผแž›แž“แŸƒแžŸแŸ’แž“แžผแž›แžแŸ’แž˜แžธแž‚แžบแž“แŸ…แž‡แžทแž P550 แž แžพแž™แž€แŸแž˜แžถแž“แž›แž€แŸ’แžแžŽแŸˆแž˜แŸ‰แžผแžŒแžปแž›แž•แž„แžŠแŸ‚แžš แžŠแŸ‚แž›แžขแž“แžปแž‰แŸ’แž‰แžถแžแžฑแŸ’แž™แžขแŸ’แž“แž€แž”แž“แŸ’แžแŸ‚แž˜แž”แŸ’แž›แžปแž€แž”แž“แŸ’แžแŸ‚แž˜แž‘แŸ… SoC แž‡แžถแž˜แžฝแž™แž“แžนแž„แžงแž”แž€แžšแžŽแŸแž”แž„แŸ’แž€แžพแž“แž›แŸ’แž”แžฟแž“แžฏแž€แž‘แŸแžŸ แžฌ GPUs แŸ” แž–แŸแžแŸŒแž˜แžถแž“แž›แž˜แŸ’แžขแžทแžแž‚แŸ’แžšแŸ„แž„แž“แžนแž„แž”แŸ„แŸ‡แž–แžปแž˜แŸ’แž–แž“แŸ…แžแŸ‚แž’แŸ’แž“แžผ แž แžพแž™แž‘แžทแž“แŸ’แž“แž“แŸแž™ RTL แžŠแŸ‚แž›แžแŸ’แžšแŸ€แž˜แžšแžฝแž…แž‡แžถแžŸแŸ’แžšแŸแž…แžŸแž˜แŸ’แžšแžถแž”แŸ‹แž€แžถแžšแž–แžทแžŸแŸ„แž’แž“แŸ FPGA แž“แžนแž„แžแŸ’แžšแžผแžœแž”แžถแž“แž”แŸ„แŸ‡แž–แžปแž˜แŸ’แž–แž“แŸ…แž†แŸ’แž“แžถแŸ†แž€แŸ’แžšแŸ„แž™แŸ”

RISC-V แž•แŸ’แžแž›แŸ‹แž“แžผแžœแž”แŸ’แžšแž–แŸแž“แŸ’แž’แžŽแŸ‚แž“แžถแŸ†แž˜แŸ‰แžถแžŸแŸŠแžธแž“แž”แžพแž€แž…แŸ†แž  แž“แžทแž„แžขแžถแž…แž”แžแŸ‹แž”แŸ‚แž“แž”แžถแž“ แžŠแŸ‚แž›แžขแž“แžปแž‰แŸ’แž‰แžถแžแžฑแŸ’แž™แžขแŸ’แž“แž€แž”แž„แŸ’แž€แžพแž SoCs แž“แžทแž„ microprocessors แž”แžพแž€แž…แŸ†แž แž‘แžถแŸ†แž„แžŸแŸ’แžšแžปแž„แžŸแž˜แŸ’แžšแžถแž”แŸ‹แž€แž˜แŸ’แž˜แžœแžทแž’แžธแžแžถแž˜แžขแŸ†แž–แžพแž…แžทแžแŸ’แž แžŠแŸ„แž™แž˜แžทแž“แž‘แžถแž˜แž‘แžถแžšแžแŸ’แž›แŸƒแžŸแžฝแž™แžŸแžถแžšแžขแžถแž€แžš แžฌแž€แžถแžšแžŠแžถแž€แŸ‹แž›แž€แŸ’แžแžแžŽแŸ’แžŒแž€แŸ’แž“แžปแž„แž€แžถแžšแž”แŸ’แžšแžพแž”แŸ’แžšแžถแžŸแŸ‹แŸ” แž”แž…แŸ’แž…แžปแž”แŸ’แž”แž“แŸ’แž“แž“แŸแŸ‡ แžŠแŸ„แž™แž•แŸ’แžขแŸ‚แž€แž›แžพแž€แžถแžšแž”แž‰แŸ’แž‡แžถแž€แŸ‹แžšแž”แžŸแŸ‹ RISC-V แž€แŸ’แžšแžปแž˜แž แŸŠแžปแž“ แž“แžทแž„แžŸแž แž‚แž˜แž“แŸแž“แžถแž“แžถแž€แŸ’แžšแŸ„แž˜แžขแžถแž‡แŸ’แž‰แžถแž”แžŽแŸ’แžŽแžฅแžแž‚แžทแžแžแŸ’แž›แŸƒแž•แŸ’แžŸแŸแž„แŸ— (BSD, MIT, Apache 2.0) แž€แŸ†แž–แžปแž„แž”แž„แŸ’แž€แžพแžแžœแŸ‰แžถแžšแŸ’แž™แŸ‰แž„แŸ‹แžŸแŸ’แž“แžผแž›แžšแž”แžŸแŸ‹ microprocessor แž…แŸ†แž“แžฝแž“ 111 แžœแŸแž‘แžทแž€แžถ 31 แž”แž“แŸ’แž‘แŸ‡ SoCs แž…แŸ†แž“แžฝแž“ 12 แž“แžทแž„แž”แž“แŸ’แž‘แŸ‡แžŠแŸ‚แž›แžแŸ’แžšแŸ€แž˜แžšแžฝแž…แž‡แžถแžŸแŸ’แžšแŸแž…แž…แŸ†แž“แžฝแž“ 12 แŸ”

แž”แŸ’แžšแž—แž–: opennet.ru

แž”แž“แŸ’แžแŸ‚แž˜แž˜แžแžทแž™แŸ„แž”แž›แŸ‹