Additional Uplinks in the systematis Intel C620 architecturae logicae

In architectura x86 suggestorum emerserunt duae inclinationes quae se invicem complent. Secundum unam versionem, opus est movere ad computandas et moderandas facultates in unum chippis. Secunda accessus distributionem officiorum promovet: processus instructus est summus perficientur bus qui oecosystematis periphericis scalabilem format. Fundamentum format logicae topologiae systematis Intel C620 pro suggestu altae.

Differentia fundamentalis a priori Intel C610 chipset est dilatatio canalis communicationis inter processus et peripherales in PCH chip inclusa per usum Plu nexuum cum traditis DMI bus.

Additional Uplinks in the systematis Intel C620 architecturae logicae

Propius inspiciamus novationes pontis Intel Lewisburgo australis: quae accessus evolutionis et eversivae suas potentias in communicando cum processoribus dilatarunt?

Evolutionis mutationes in CPU-PCH communicationis

Cum pars accessus evolutionis evolutionis, canalis principalis communicationis inter CPU et pontem meridionalem, qui est DMI (Direct Media Interface) bus, subsidium accepit pro PCIe x4 Gen3 modo cum effectu 8.0 GT/S. Antea in Intel C610 PCH communicatio inter processus et systema logicum fiebat in Plu x4 Gen 2 modo ad 5.0 GT/S latitudo.

Additional Uplinks in the systematis Intel C620 architecturae logicae

Comparatio logicae systematis functionis ipsius Intel C610 et C620

Nota hanc subsystem conservativum multo quam in PCIe portubus processus constructum, GPUs et NVMe impellentem coniungere solere, ubi Plu 3.0 diu adhibitus est et transitus ad PCI Express Gen4 destinatur.

Revolutionary mutationes in CPU-PCH communicationis

Rerum novarum novarum additiones includunt canales communicationis novae Plu CPU-PCH, qui Additional Uplinks vocantur. Corporaliter hae duae portus sunt PCI operantes in Plu x8 Gen3, et Plu x16 Gen3 modi, ambo 8.0 GT/S.

Additional Uplinks in the systematis Intel C620 architecturae logicae

Pro commercio inter CPU et C620 PCH Intel, 3 buses adhibentur: DMI et duo portus PCI Express

Cur necesse fuit topologiam communicationem exsistentem cum Intel C620 recognoscere? Uno modo, usque ad 4x 10GbE moderatores retis cum RDMA functionis in PCH integrari possunt. Secundo, nova et velocior generatio Intel QuickAssist Coprocessorum Technologiae (QAT) coprocessorum, quae subsidia ad compressionem et encryptionem hardware praebent, responsales sunt pro encrypting commercii retis et commutationum cum subsystem repositionis. Ac denique, "machina innovationis". Innovation Enginequae sola OEMs praesto esset.

Scalability et flexibilitate

Res magni momenti est facultas optione selectae non solum nexum topologiam PCH, sed etiam potiora facultatum internarum doli in accessu ad venas communicationis altas cum processu centrali (processus). Praeterea in speciali EPO (EndPoint Solus Modus), nexus PCH exercetur in statu regularis PCI Express artificii continens facultates 10 GbE et Intel QAT. Eodem tempore interfaces classica DMI et plures subsystematis Legati, qui in schemate nigro ostenduntur, debiles sunt.

Additional Uplinks in the systematis Intel C620 architecturae logicae

Architectura interna instrumenti Intel C620 PCH

In speculatione, hoc efficit ut plus uno Dente Intel C620 PCH utatur in systemate, ascendendo 10 GbE et Intel QAT functionality ad requisita perficienda. Eodem tempore, Legatum functiones quae in uno tantum exemplari necessariae sunt, tantum in uno ex inauguratione PCH astulae praestari possunt.

Ultimum igitur in consilio tractatum ad suggestum elit pertinebit, secundum causas tam technologicas quam venalicium factorum secundum positionem cuiusque operis specificati.

Source: www.habr.com