Aperta processus RISC-V, XiangShan, in Sinis creatus est, certando cum ARM Cortex-A76

Institutum Computer Technologiae Academiae Scientiarum Sinensium XiangShan consilium praesentavit, quod post 2020 processum apertum in RISC-V institutionis architecturae institutum magni operis explicandum est (RV64GC). Explicationes consilii patent sub licentia permissiva MulanPSL 2.0.

Project descriptionem clausorum ferramentorum in lingua scalpelli, quae in Verilog translata est, exsequenda quae in FPGA innititur, imagines evulgavit ad simulandas operationis chip in aperto Verilog simulatoris Verilatoris. Diagrammata et descriptiones architecturae etiam in promptu sunt (in summa plus quam 400 documenta et 50 milia linearum codicis), sed moles documentorum in Sinica est. Debian GNU/Linux adhibetur ut systematis operandi relatio adhibita ad exsequendam FPGA substructam probandam.

Aperta processus RISC-V, XiangShan, in Sinis creatus est, certando cum ARM Cortex-A76

XiangShan asserit summam RISC-V spumam faciendo, superantem SiFive P550. Hoc mense cogitavit de FPGA probationem perficere et prototypum chip operantis in 8 GHz 1.3-core dimittere et per TSMC technologiam 28nm processuum fabricari, codenamed "Yanqi Lake". Chip comprehendit 2MB cache, memoria moderatoris cum auxilio pro memoria DDR4 (usque ad 32 GB ipsius RAM) et interfacii Plu-3.0-x4.

Effectus primi chip in SPEC2006 test aestimatur in 7/Ghz, qui respondet ARM Cortex-A72 et Cortex-A73 xxxiii. Per finem anni, productio secundi "Meridionalis Lake" prototypum cum architectura emendata ordinatur, quae SMIc cum 14nm processuum technologia et incremento frequentiae ad 2 GHz transferetur. Secundum prototypum exspectatur ad faciendum in test 2006/Ghz in SPEC10, quod est prope ARM Cortex-A76 et Core i9-10900K processors Intel, et superior SiFive P550, celerrimus RISC-V CPU, qui habet. observantia 8.65/Ghz.

Recole quod RISC-V praebet systema instruendi apparatus apertam et flexibilem, quae microprocessores ad applicationes arbitrarias aedificandas concedit, non exigentibus regiis vel condicionibus usui imponendis. RISC-V permittit tibi ut SoCs et processores omnino aperias. Nunc, in RISC-V specificatione subnixa, societates et communitates variae sub variis liberarum licentiarum (BSD, MIT, Apache 2.0) enucleantur varias duodenas variantes nucleorum microprocessorum, SoCs et iam astulas productas. Systema operandi quale subsidium RISC-V includunt Linux (praesens cum emissione Glibc 2.27, binutili 2.30, gcc 7 et nuclei Linux 4.15) et FreeBSD.

Source: opennet.ru