Productio processuum domesticorum secundum architecturae RISC-V incipiet in Foederatione Russica

Rostec State Corporation et societas technicarum Yadro (ICS Holding) intendit evolvere et productionem novi processus pro laptop, PCs et ministrantibus, innixa architecturae RISC-V, ab anno MMXXV. Opera disponere disponitur in Rostec divisionibus et institutis Ministerii Educationis et Scientiae, Ministerii Educationis et Ministerium Salutem Foederationis Russicae cum computers in novo processu. 2025 Iuxta consilium negotii, anno 27,8, 9,8 milia systemata novis processoribus fundata vendere instituunt et 2025 miliarda rubulorum ad hoc mereri.

Cum 2019, Yadro, cultor et societas reposita, Syntacore possidebat, quae una e vetustissimis machinis specialioribus apertis ac mercatorum RISC-V IP coros (IP Core) est, et etiam unus e fundatoribus organizationis lucri non- RISC-V International, RISC-V progressui instructionis architecturae invigilans. Quapropter satis superque sunt facultates, experientia et competentia ad novum RISC-V chip creandum.

Ferunt " chip crescendo includere processorem 8 cori operantem in 2 GHz. Ad productionem 12nm technicam processum uti cogitavit (pro comparatione, in 2023 consilia Intel ad producendum chip in SiFive P550 RISC-V nucleum utens 7 um technologiae, et in 2022 in Sinis expectatur producere chip XiangShan , operantem etiam frequentiam 2 GHz, processu technico 14 um adhibito).

Syntacore nunc offert licentiam licentiae RISC-V SCR7 nucleum, usui in computatris consumendi accommodatum et usum systematis Linux fundatis sustinens. SCR7 instruit RISC-V RV64GC institutio architecturae positae ac virtualis memoriae moderatoris cum paginae memoriae subsidio, MMU, L1/L2 caches, punctum fluitantis unitatis, gradus privilegii tres, AXI4- et ACE-compatibilia interfaces et SMP sustentationem (usque ad 8 nuclei).

Productio processuum domesticorum secundum architecturae RISC-V incipiet in Foederatione Russica

Ut programmatum RISC-V auxilium in Debian GNU/Linux feliciter evolutum est. Praeterea, exeunte Iunio, Canonicam institutionem paratae aedificationum de Ubuntu 20.04 LTS et 21.04 denuntiavit pro RISC-V tabulis SiFive HiFive Singulares et SiFive HiFive Unleas. RISC-V etiam nuper ad suggestum Android portatum est. Notabile est Yadro membrum Argenteum fuisse Fundationis Linux ab 2017, et membrum etiam consortii Fundationis OpenPOWER, quod institutio architecturae erectionis OpenPOWER promovet (ISA).

Recole quod RISC-V praebet systema instruendi apparatus apertam et flexibilem, quae microprocessores ad applicationes arbitrarias aedificandas concedit, non exigentibus regiis vel condicionibus usui imponendis. RISC-V permittit tibi ut SoCs et processores omnino aperias. Nunc, in RISC-V specificatione subnixa, societates et communitates variae sub variis liberarum licentiarum (BSD, MIT, Apache 2.0) enucleantur varias duodenas variantes nucleorum microprocessorum, SoCs et iam astulas productas. Systema operandi quale subsidium RISC-V includunt GNU/Linux (praesens ex emissione Glibc 2.27, binutili 2.30, gcc 7 et nuclei Linux 4.15) et FreeBSD.

Source: opennet.ru

Add a comment