ASICs fir Maschinnléiere sollen automatesch entworf ginn

Et ass onwahrscheinlech datt iergendeen mat der Tatsaach streide datt d'Design vu personaliséierten LSIs (ASICs) wäit vun engem einfachen a séiere Prozess ass. Awer ech wëll a brauch et méi séier ze sinn: haut hunn ech en Algorithmus erausginn, an eng Woch méi spéit hunn ech de fäerdegen digitale Projet ewechgeholl. D'Tatsaach ass datt héich spezialiséiert LSIs bal en eenzegt Produkt sinn. Dës sinn selten a Batch vu Millioune gebraucht, op der Entwécklung vun deenen Dir esou vill Suen a mënschlech Ressourcen ausginn wéi Dir wëllt, wann dat a kuerzer Zäit muss gemaach ginn. Spezialiséiert ASICs, an dofir déi effektivsten fir hir Aufgaben ze léisen, solle méi bëlleg sinn ze entwéckelen, wat mega-relevant gëtt an der aktueller Etapp vun der Entwécklung vum Maschinnléieren. Op dëser Front kann de Gepäck, dee vum Computermaart accumuléiert ass, a virun allem GPU Duerchbréch am Beräich vun der Maschinnléieren (ML) net méi vermeit ginn.

ASICs fir Maschinnléiere sollen automatesch entworf ginn

Fir den Design vun ASICs fir ML Aufgaben ze beschleunegen, etabléiert DARPA en neie Programm - Real Time Machine Learning (RTML). Den Echtzäit Maschinn Léieren Programm involvéiert d'Entwécklung vun engem Compiler oder Software Plattform déi automatesch eng Chiparchitektur fir e spezifesche ML Kader designe kéint. D'Plattform soll automatesch de proposéierte Maschinnléieren Algorithmus analyséieren an d'Datenset fir dësen Algorithmus ze trainéieren, duerno sollt et Code am Verilog produzéieren fir e spezialiséierten ASIC ze kreéieren. ML Algorithmus Entwéckler hunn net d'Wëssen vun Chip Designer, an Designer si selten Gewunnecht mat Maschinn Léieren Prinzipien. Den RTML Programm soll hëllefen, datt d'Virdeeler vun deenen zwee an enger automatiséierter ASIC Entwécklungsplattform fir Maschinnléiere kombinéiert ginn.

Wärend dem Liewenszyklus vum RTML Programm mussen déi fonnt Léisungen an zwee Haaptapplikatiounsberäicher getest ginn: 5G Netzwierker a Bildveraarbechtung. Och den RTML Programm an déi erstallt Softwareplattforme fir den automateschen Design vun ML Beschleuniger ginn benotzt fir nei ML Algorithmen an Datesätz z'entwéckelen an ze testen. Also, och virum Design vum Silizium, wäert et méiglech sinn d'Perspektive vun neie Kaderen ze bewäerten. Dem DARPA säi Partner am RTML Programm wäert d'National Science Foundation (NSF) sinn, déi och a Maschinnléiereproblemer an der Entwécklung vun ML Algorithmen involvéiert ass. Den entwéckelte Compiler gëtt op NSF transferéiert, an zréck DARPA erwaart e Compiler a Plattform ze kréien fir ML Algorithmen ze designen. An Zukunft wäert d'Hardware Design an d'Schafung vun Algorithmen eng integréiert Léisung ginn, déi zu der Entstoe vu Maschinnsystemer féieren, déi an Echtzäit selbstléierend sinn.




Source: 3dnews.ru

Setzt e Commentaire