Google huet d'Méiglechkeet fir gratis Produktioun vu Testbatches vun offene Chips geliwwert

Google, an Zesummenaarbecht mat Fabrikatiounsfirmen SkyWater Technology an Efabless, huet eng Initiativ lancéiert déi oppe Hardware Entwéckler erlaabt d'Chips ze maachen déi se gratis entwéckelen. D'Initiativ zielt d'Entwécklung vun oppenen Hardware ze stimuléieren, d'Käschte fir oppe Projeten z'entwéckelen an d'Interaktioun mat Fabrikatiounsanlagen ze vereinfachen. Dank der Initiativ kann jidderee ufänken hir eege personaliséiert Chips z'entwéckelen ouni déi héich Käschte fir initial Prototypen ze produzéieren. All Produktioun, Verpakung a Versandkäschte gi vu Google ofgedeckt.

Uwendungen fir Inklusioun am gratis Produktiounsprogramm kënnen eemol all zwee Méint ofgeliwwert ginn. Den nooste Slot gëtt den 8. Juni zougemaach, an d'Chips, déi et fäerdeg bruecht hunn, ze kommen, sinn den 30. August fäerdeg an den 18. Oktober un d'Auteuren geschéckt. Vun de proposéierten Uwendungen ginn 40 Projete ausgewielt (wann déi proposéiert Uwendunge manner wéi 40 sinn, da ginn all déi, déi d'Korrektheetskontroll passéiert hunn, a Produktioun gesat). Baséierend op d'Produktiounsresultater kritt den Entwéckler 50 Chips a 5 Boards mat installéierten Chips.

D'Applikatioune ginn nëmme vu Projete akzeptéiert, déi voll ënner oppene Lizenzen verdeelt sinn, net vun Net-Verëffentlechungsverträg (NDAs) besat an net den Ëmfang vun der Notzung vun hire Produkter limitéieren. D'Produktiounsdaten mussen am GDSII-Format transferéiert ginn, de geliwwert Testset passéieren an aus de Quelldesigndateien reproduzéiert ginn (dh en Open Source Projet ofginn, awer Dir kënnt net e propriétaire Design fir d'Produktioun ofginn).

Fir Open Chip Entwécklung ze vereinfachen, sinn déi folgend Open Source Tools verfügbar:

  • SkyWater PDK (Process Design Kit), e Toolkit, deen den 130nm technesche Prozess (SKY130) beschreift, deen an der SkyWater Planz benotzt gëtt an erlaabt Iech d'Designdateien ze preparéieren déi néideg sinn fir d'Produktioun vu Mikrokreesser.
  • OpenLane ass eng Rei vu Komponenten fir automatiséiert Konversioun vum RTL Circuit Design vun Applikatiounsspezifesche Chips (ASICs) an de GDSII Format benotzt an Chip Fabriken.
    Google huet d'Méiglechkeet fir gratis Produktioun vu Testbatches vun offene Chips geliwwert
  • XLS (Accelerated HW Synthesis) ass e Toolkit fir Designdateien mat Chip-Hardware ze synthetiséieren, déi der geliwwert High-Level Beschreiwung vun der erfuerderter Funktionalitéit entspriechen, am Stil vun der Softwareentwécklung entworf.
  • Eng Rei Regele fir de Bazel Assemblée System mat Ënnerstëtzung fir oppen Tools (Yosys, Verilator, OpenROAD) fir mat Hardware Beschreiwungssproochen ze schaffen (Verilog, VHDL, Chisel, nMigen).
  • OpenROAD ass e Kader fir den Entwécklungsprozess vun Open Source Mikrokreesser ze automatiséieren.
  • Verible ass eng Rei vun Tools fir Entwécklung an der Verilog Sprooch, dorënner e Parser, Stilformatéierungssystem a Linter.

Source: opennet.ru

Setzt e Commentaire