Papildomos „Intel C620 System Logic Architecture“ įkėlimo nuorodos

x86 platformų architektūroje išryškėjo dvi viena kitą papildančios tendencijos. Pagal vieną versiją, turime pereiti prie skaičiavimo ir valdymo resursų integravimo į vieną lustą. Antrasis metodas skatina atsakomybės paskirstymą: procesorius aprūpintas didelio našumo magistrale, kuri sudaro periferinę keičiamo dydžio ekosistemą. Jis sudaro „Intel C620“ sistemos loginės topologijos pagrindą aukšto lygio platformoms.

Esminis skirtumas nuo ankstesnio Intel C610 mikroschemų rinkinio yra ryšio kanalo tarp procesoriaus ir išorinių įrenginių, įtrauktų į PCH lustą, išplėtimas naudojant PCIe ryšius kartu su tradicine DMI magistrale.

Papildomos „Intel C620 System Logic Architecture“ įkėlimo nuorodos

Pažvelkime atidžiau į „Intel Lewisburg“ pietinio tilto naujoves: kokie evoliuciniai ir revoliuciniai metodai išplėtė jo galias bendraujant su procesoriais?

CPU-PCH komunikacijos evoliuciniai pokyčiai

Vykdant evoliucinį metodą, pagrindinis ryšio kanalas tarp procesoriaus ir pietinio tilto, kuris yra DMI (tiesioginės medijos sąsajos) magistralė, gavo PCIe x4 Gen3 režimo palaikymą, kurio našumas yra 8.0 GT/S. Anksčiau Intel C610 PCH ryšys tarp procesoriaus ir sistemos logikos buvo vykdomas PCIe x4 Gen 2 režimu 5.0 GT/S pralaidumu.

Papildomos „Intel C620 System Logic Architecture“ įkėlimo nuorodos

Intel C610 ir C620 sistemos loginių funkcijų palyginimas

Atkreipkite dėmesį, kad šis posistemis yra daug konservatyvesnis nei įmontuoti procesoriaus PCIe prievadai, dažniausiai naudojami GPU ir NVMe diskams prijungti, kur jau seniai naudojamas PCIe 3.0 ir planuojamas perėjimas prie PCI Express Gen4.

Revoliuciniai CPU-PCH komunikacijos pokyčiai

Revoliuciniai pokyčiai apima naujų PCIe CPU-PCH ryšio kanalų, vadinamų Papildomomis nuorodomis, pridėjimą. Fiziškai tai yra du PCI Express prievadai, veikiantys PCIe x8 Gen3 ir PCIe x16 Gen3 režimais, abu 8.0 GT/S.

Papildomos „Intel C620 System Logic Architecture“ įkėlimo nuorodos

CPU ir Intel C620 PCH sąveikai naudojamos 3 magistralės: DMI ir du PCI Express prievadai.

Kodėl reikėjo peržiūrėti esamą ryšio topologiją su Intel C620? Pirma, į PCH galima integruoti iki 4x 10GbE tinklo valdiklius su RDMA funkcijomis. Antra, naujos kartos „Intel QuickAssist Technology“ (QAT) koprocesoriai, teikiantys aparatinės įrangos glaudinimo ir šifravimo palaikymą, yra atsakingi už tinklo srauto šifravimą ir mainus su saugojimo posistemiu. Ir galiausiai, „naujovių variklis“ - Inovacijų variklis, kuri bus prieinama tik originalios įrangos gamintojams.

Mastelio keitimas ir lankstumas

Svarbi savybė yra galimybė pasirinktinai pasirinkti ne tik PCH ryšio topologiją, bet ir lusto vidinių resursų prioritetus prieigai prie didelės spartos ryšio kanalų su centriniu procesoriumi (procesoriais). Be to, specialiame EPO (tik „EndPoint Mode“ režimas) PCH ryšys vykdomas įprasto PCI Express įrenginio, kuriame yra 10 GbE išteklių ir „Intel QAT“, būsenos. Tuo pačiu metu išjungiama klasikinė DMI sąsaja, taip pat keletas senųjų posistemių, diagramoje pavaizduotų juodai.

Papildomos „Intel C620 System Logic Architecture“ įkėlimo nuorodos

Intel C620 PCH lusto vidinė architektūra

Teoriškai tai leidžia sistemoje naudoti daugiau nei vieną Intel C620 PCH lustą, padidinant 10 GbE ir Intel QAT funkcionalumą, kad atitiktų našumo reikalavimus. Tuo pačiu metu senos funkcijos, kurių reikia tik vienoje kopijoje, gali būti įjungtos tik viename iš įdiegtų PCH lustų.

Taigi, galutinį žodį projektuojant teks platformos kūrėjas, veikiantis tiek technologiniais, tiek rinkodaros veiksniais pagal kiekvieno konkretaus produkto pozicionavimą.

Šaltinis: www.habr.com

Добавить комментарий