Kaip žinote, PCI Express sąsajos kuratorė, tarppramoninė grupė PCI-SIG, skuba kompensuoti ilgą atsilikimą nuo grafiko tiekiant rinkai naują PCI Express magistralės versiją naudojant 5.0 specifikacijų versiją. Šiuo sprendimu patvirtinta galutinė PCIe 5.0 specifikacijų versija
Specifikacijos yra specifikacijos, tačiau praktiniam naujos sąsajos įgyvendinimui reikalingas darbinis silicis ir blokai, norint gauti licenciją trečiųjų šalių valdiklių kūrėjams. Vienas iš šių sprendimų vakar ir šiandien konferencijoje Taipėjuje
Taivane rodoma platforma naudoja „Intel“ išankstinės gamybos lustą, „Synopsys DesignWare“ valdiklį ir bendrovės PCIe 5.0 fizinį sluoksnį, kurį galima įsigyti pagal licenciją, taip pat „Astera Labs“ retimererius. Retimeriai – tai lustai, atkuriantys laikrodžio impulsų vientisumą esant trukdžiams arba esant silpnam signalui.
Kaip galite įsivaizduoti, didėjant duomenų perdavimo greičiui vienoje linijoje, ilgėjant ryšio linijoms, signalo vientisumas mažėja. Pavyzdžiui, pagal PCIe 4.0 linijos specifikacijas perdavimo diapazonas nenaudojant jungčių linijoje yra tik 30 cm PCIe 5.0 linijai šis atstumas bus dar trumpesnis ir net esant tokiam atstumui būtina įtraukti. retimeriai valdiklio grandinėje. „Astera Labs“ pavyko sukurti retimerius, kurie gali veikti tiek PCIe 4.0 sąsajoje, tiek kaip PCIe 5.0 sąsajos dalis – tai buvo pademonstruota konferencijoje.
Šaltinis: 3dnews.ru