Kā zināms, PCI Express interfeisa kurators, starpindustriālā grupa PCI-SIG, steidz kompensēt ieilgušo nokavēšanos, lai tirgū ieviestu jaunu PCI Express kopnes versiju, izmantojot specifikāciju versiju 5.0. Ar šo tika apstiprināta PCIe 5.0 specifikāciju galīgā versija
Specifikācijas ir specifikācijas, taču jaunā interfeisa praktiskai ieviešanai ir nepieciešams darba silīcijs un bloki, lai licencētu trešo pušu kontrolieru izstrādātājus. Viens no šiem lēmumiem vakar un šodien konferencē Taipejā
Taivānā parādītajā platformā tiek izmantota Intel pirmsražošanas mikroshēma, Synopsys DesignWare kontrolieris un uzņēmuma PCIe 5.0 fiziskais slānis, ko var iegādāties saskaņā ar licenci, kā arī Astera Labs retimeri. Retaimeri ir mikroshēmas, kas atjauno pulksteņa impulsu integritāti traucējumu klātbūtnē vai vāja signāla gadījumā.
Kā jūs varat iedomāties, palielinoties datu pārraides ātrumam vienā līnijā, signāla integritātei ir tendence samazināties, palielinoties sakaru līnijām. Piemēram, saskaņā ar PCIe 4.0 līnijas specifikācijām pārraides diapazons, neizmantojot savienotājus uz līnijas, ir tikai 30 cm. PCIe 5.0 līnijai šis attālums būs vēl mazāks un pat tādā attālumā ir jāiekļauj Retimeri kontroliera ķēdē. Astera Labs izdevās izstrādāt retimerus, kas var darboties gan PCIe 4.0 saskarnē, gan kā daļu no PCIe 5.0 interfeisa, kas tika demonstrēts konferencē.
Avots: 3dnews.ru