Dokumentasi teknikal menjelaskan susun atur Ryzen 4000: dua CCD, satu CCX dalam CCD, 32 MB L3 dalam CCX

Malam tadi, satu dokumen teknikal muncul di Internet yang menerangkan beberapa ciri pemproses Ryzen 4000 yang dijangka dibina pada mikroarkitektur Zen 3. Secara umumnya, ia tidak membawa sebarang pendedahan khas, tetapi ia mengesahkan banyak andaian yang dibuat sebelum ini. .

Dokumentasi teknikal menjelaskan susun atur Ryzen 4000: dua CCD, satu CCX dalam CCD, 32 MB L3 dalam CCX

Menurut dokumentasi, pemproses Ryzen 4000 (nama kod Vermeer) akan mengekalkan susun atur chiplet yang diperkenalkan pada pendahulu mereka generasi Zen 2. Pemproses massa masa depan, seperti yang berlaku sebelum ini, akan mempunyai chiplet I/O dan satu atau dua CCD ( Core Complex Die) - serpihan yang mengandungi teras pengkomputeran.

Perbezaan utama antara pemproses Zen 3 ialah struktur dalaman CCD. Walaupun pada masa ini setiap CCD mengandungi dua CCX empat teras (Kompleks Teras), setiap satunya mempunyai segmen cache 3 MB L16 sendiri, chiplet Ryzen 4000 akan terdiri daripada satu CCX lapan teras. Jumlah cache L3 dalam setiap CCX akan ditingkatkan daripada 16 kepada 32 MB, tetapi ini jelas tidak akan membawa kepada perubahan dalam jumlah kapasiti memori cache. Pemproses siri Ryzen 4000 lapan teras, yang kini akan mempunyai satu ciplet CCD, akan menerima cache 32 MB L3, dan CPU 16 teras dengan dua ciplet CCD akan mempunyai cache 64 MB L3, terdiri daripada dua segmen.

Dokumentasi teknikal menjelaskan susun atur Ryzen 4000: dua CCD, satu CCX dalam CCD, 32 MB L3 dalam CCX

Tidak perlu mengharapkan perubahan dalam volum cache L2: setiap teras pemproses akan mempunyai 512 KB cache peringkat kedua.

Walau bagaimanapun, pembesaran CCX akan memberi kesan yang jelas terhadap prestasi. Setiap teras dalam Zen 3 akan mempunyai akses terus ke bahagian cache L3 yang lebih besar, dan sebagai tambahan, lebih banyak teras akan dapat berkomunikasi secara langsung, memintas Infinity Fabric. Ini bermakna Zen XNUMX akan mengurangkan kependaman komunikasi antara teras dan mengurangkan kesan prestasi jalur lebar terhad bagi bas Infinity Fabric pemproses, yang bermaksud penunjuk IPC (arahan dilaksanakan setiap jam) akhirnya akan meningkat.

Pada masa yang sama, kami tidak bercakap tentang sebarang peningkatan dalam bilangan teras dalam pemproses pengguna. Bilangan maksimum ciplet CCD dalam Ryzen 4000 akan dihadkan kepada dua, jadi bilangan maksimum teras dalam pemproses tidak akan dapat melebihi 16.

Dokumentasi teknikal menjelaskan susun atur Ryzen 4000: dua CCD, satu CCX dalam CCD, 32 MB L3 dalam CCX

Juga, tiada perubahan asas dijangka dengan sokongan memori. Seperti berikut dari dokumen, mod maksimum yang disokong secara rasmi untuk Ryzen 4000 akan kekal sebagai DDR4-3200.

Dokumentasi tidak memberikan sebarang butiran tentang komposisi julat model dan frekuensi pemproses yang disertakan di dalamnya. Maklumat yang lebih terperinci nampaknya akan diketahui pada 8 Oktober, apabila AMD akan mengadakan acara khas khusus untuk pemproses Ryzen 4000 dan seni bina mikro Zen 3.

Sumber:



Sumber: 3dnews.ru

Tambah komen