Intel C620 စနစ် လော့ဂျစ်ဗိသုကာ အတွင်းရှိ အပိုလင့်ခ်များ

x86 ပလပ်ဖောင်းများ၏တည်ဆောက်ပုံတွင်၊ တစ်ခုနှင့်တစ်ခုအားဖြည့်ပေးသောလမ်းကြောင်းနှစ်ခုပေါ်ထွက်လာသည်။ ဗားရှင်းတစ်ခုအရ၊ ကျွန်ုပ်တို့သည် ကွန်ပြူတာနှင့် အရင်းအမြစ်များကို ချစ်ပ်တစ်ခုတည်းတွင် ပေါင်းစပ်ထိန်းချုပ်ရန် လိုအပ်သည်။ ဒုတိယချဉ်းကပ်မှုမှာ တာဝန်ခွဲဝေမှုကို မြှင့်တင်ပေးသည်- ပရိုဆက်ဆာတွင် စွမ်းဆောင်ရည်မြင့်သောဘတ်စ်ကားဖြင့် အနားပတ်စကေးချနိုင်သော ဂေဟစနစ်တစ်ခုကို ဖန်တီးထားသည်။ ၎င်းသည် အဆင့်မြင့်ပလပ်ဖောင်းများအတွက် Intel C620 စနစ်ယုတ္တိဗေဒဆိုင်ရာ အခြေခံပုံစံဖြစ်သည်။

ယခင် Intel C610 chipset နှင့် အခြေခံကွာခြားချက်မှာ သမားရိုးကျ DMI bus များနှင့်အတူ PCIe လင့်ခ်များကို အသုံးပြုခြင်းအားဖြင့် ပရိုဆက်ဆာနှင့် PCH ချစ်ပ်များအကြား ဆက်သွယ်ရေးလမ်းကြောင်းကို ချဲ့ထွင်ခြင်းဖြစ်သည်။

Intel C620 စနစ် လော့ဂျစ်ဗိသုကာ အတွင်းရှိ အပိုလင့်ခ်များ

Intel Lewisburg တောင်ဘက်တံတား၏ ဆန်းသစ်တီထွင်မှုများကို အနီးကပ်ကြည့်ရှုကြပါစို့- အဘယ်ဆင့်ကဲဖြစ်စဉ်နှင့် တော်လှန်သောချဉ်းကပ်မှုများသည် ပရိုဆက်ဆာများနှင့် ဆက်သွယ်ရာတွင် ၎င်း၏စွမ်းအားများကို ချဲ့ထွင်စေသနည်း။

CPU-PCH ဆက်သွယ်မှုတွင် ဆင့်ကဲပြောင်းလဲမှုများ

ဆင့်ကဲဖြစ်စဉ်ချဉ်းကပ်မှု၏တစ်စိတ်တစ်ပိုင်းအနေဖြင့်၊ CPU နှင့် DMI (Direct Media Interface) ဘတ်စ်ကားဖြစ်သည့် CPU နှင့် တောင်ဘက်တံတားကြားရှိ အဓိကဆက်သွယ်ရေးလမ်းကြောင်းသည် 4 GT/S စွမ်းဆောင်ရည်ရှိသော PCIe x3 Gen8.0 မုဒ်အတွက် ပံ့ပိုးမှုရရှိခဲ့သည်။ ယခင်က Intel C610 PCH တွင် ပရိုဆက်ဆာနှင့် စနစ်ယုတ္တိဗေဒကြား ဆက်သွယ်ရေးကို PCIe x4 Gen 2 မုဒ်တွင် 5.0 GT/S bandwidth ဖြင့် လုပ်ဆောင်ခဲ့သည်။

Intel C620 စနစ် လော့ဂျစ်ဗိသုကာ အတွင်းရှိ အပိုလင့်ခ်များ

Intel C610 နှင့် C620 ၏ စနစ်ယုတ္တိလုပ်ဆောင်နိုင်စွမ်းကို နှိုင်းယှဉ်ခြင်း။

PCIe 3.0 ကို အချိန်ကြာမြင့်စွာ အသုံးပြုခဲ့ပြီး PCI Express Gen4 သို့ ကူးပြောင်းရန် စီစဉ်ထားသည့် GPU နှင့် NVMe drives များကို ချိတ်ဆက်ရန်အတွက် ဤစနစ်ခွဲများသည် ပရိုဆက်ဆာ၏ built-in PCIe အပေါက်များထက် များစွာပို၍ ရှေးရိုးဆန်ကြောင်း သတိပြုပါ။

CPU-PCH ဆက်သွယ်မှုတွင် တော်လှန်ပြောင်းလဲမှုများ

တော်လှန်ပြောင်းလဲမှုများတွင် Additional Uplinks ဟုခေါ်သော PCIe CPU-PCH ဆက်သွယ်ရေးလမ်းကြောင်းအသစ်များ ထပ်တိုးခြင်းပါဝင်သည်။ ရုပ်ပိုင်းအရ၊ ၎င်းတို့သည် PCIe x8 Gen3 နှင့် PCIe x16 Gen3 မုဒ်များတွင် လုပ်ဆောင်နေသော PCI Express ပေါက်နှစ်ခုဖြစ်ပြီး 8.0 GT/S နှစ်မျိုးလုံးဖြစ်သည်။

Intel C620 စနစ် လော့ဂျစ်ဗိသုကာ အတွင်းရှိ အပိုလင့်ခ်များ

CPU နှင့် Intel C620 PCH အကြား အပြန်အလှန်အကျိုးပြုရန်အတွက် ဘတ်စ်ကား 3 ခုကို အသုံးပြုသည်- DMI နှင့် PCI Express အပေါက်နှစ်ခု

Intel C620 ဖြင့် လက်ရှိဆက်သွယ်ရေး topology ကို ပြန်လည်ပြင်ဆင်ရန် အဘယ်ကြောင့် လိုအပ်သနည်း။ ပထမဦးစွာ၊ RDMA လုပ်ဆောင်နိုင်စွမ်းရှိသော 4x 10GbE ကွန်ရက်ထိန်းချုပ်ကိရိယာများအထိ PCH တွင် ပေါင်းစည်းနိုင်သည်။ ဒုတိယအနေဖြင့်၊ ပိုမိုမြန်ဆန်သောမျိုးဆက်သစ် Intel QuickAssist Technology (QAT) ပေါင်းစပ်ပရိုဆက်ဆာများသည် compression နှင့် encryption အတွက် ဟာ့ဒ်ဝဲလ်ပံ့ပိုးမှုပေးသော၊ ကွန်ရက်အသွားအလာနှင့် သိုလှောင်မှုစနစ်ခွဲများဖြင့် ဖလှယ်မှုများအတွက် တာဝန်ရှိပါသည်။ နောက်ဆုံးအနေနဲ့၊ "ဆန်းသစ်တီထွင်မှုအင်ဂျင်" - ဆန်းသစ်တီထွင်မှုအင်ဂျင်OEMs များအတွက်သာရရှိနိုင်မည်ဖြစ်သည်။

Scalability နှင့် ပြောင်းလွယ်ပြင်လွယ်

အရေးကြီးသော ပိုင်ဆိုင်မှုတစ်ခုမှာ PCH ချိတ်ဆက်မှု topology ကိုသာမက ဗဟိုပရိုဆက်ဆာ (ပရိုဆက်ဆာများ) နှင့် မြန်နှုန်းမြင့် ဆက်သွယ်ရေးလမ်းကြောင်းများသို့ ဝင်ရောက်ရန်အတွက် ချစ်ပ်၏အတွင်းပိုင်းရင်းမြစ်များ၏ ဦးစားပေးမှုများကိုလည်း ရွေးချယ်နိုင်မှုဖြစ်သည်။ ထို့အပြင်၊ အထူး EPO (EndPoint Only Mode) တွင်၊ PCH ချိတ်ဆက်မှုကို 10 GbE အရင်းအမြစ်များနှင့် Intel QAT ပါရှိသော ပုံမှန် PCI Express စက်၏ အခြေအနေတွင် လုပ်ဆောင်သည်။ တစ်ချိန်တည်းမှာပင်၊ ဂန္ထဝင် DMI အင်တာဖေ့စ်အပြင် ပုံကြမ်းတွင် အနက်ရောင်ဖြင့်ပြသထားသည့် Legacy subsystems အများအပြားကို ပိတ်ထားသည်။

Intel C620 စနစ် လော့ဂျစ်ဗိသုကာ အတွင်းရှိ အပိုလင့်ခ်များ

Intel C620 PCH ချစ်ပ်၏အတွင်းပိုင်းဗိသုကာ

သီအိုရီအရ၊ ၎င်းသည် စနစ်တစ်ခုတွင် Intel C620 PCH ချစ်ပ်တစ်ခုထက်ပို၍ စွမ်းဆောင်ရည်လိုအပ်ချက်များနှင့်ကိုက်ညီရန် 10 GbE နှင့် Intel QAT လုပ်ဆောင်ချက်ကို ချဲ့ထွင်နိုင်စေသည်။ တစ်ချိန်တည်းတွင်၊ ကော်ပီတစ်ခုတည်းတွင်သာ လိုအပ်သော Legacy လုပ်ဆောင်ချက်များကို ထည့်သွင်းထားသည့် PCH ချစ်ပ်များထဲမှ တစ်ခုကိုသာ ဖွင့်နိုင်သည်။

ထို့ကြောင့်၊ ဒီဇိုင်းတွင်နောက်ဆုံးဆိုလိုသည်မှာ ထုတ်ကုန်တစ်ခုစီ၏နေရာချထားမှုနှင့်အညီ နည်းပညာနှင့် စျေးကွက်ရှာဖွေရေးအချက်နှစ်ရပ်စလုံးကို အခြေခံ၍ လုပ်ဆောင်သည့် platform developer နှင့်သက်ဆိုင်မည်ဖြစ်သည်။

source: www.habr.com

မှတ်ချက် Add