SiFive рд▓реЗ RISC-V рдХреЛрд░ рдкреНрд░рд╕реНрддреБрдд рдЧрд░реНтАНрдпреЛ рдЬрд╕рд▓реЗ ARM Cortex-A78 рд▓рд╛рдИ рднрдиреНрджрд╛ рд░рд╛рдореНрд░реЛ рдЧрд░реНрдЫ

SiFive рдХрдореНрдкрдиреА, RISC-V рдирд┐рд░реНрджреЗрд╢рди рд╕реЗрдЯ рдЖрд░реНрдХрд┐рдЯреЗрдХреНрдЪрд░рдХрд╛ рдирд┐рд░реНрдорд╛рддрд╛рд╣рд░реВ рджреНрд╡рд╛рд░рд╛ рд╕реНрдерд╛рдкрд┐рдд рд░ рдПрдХ рдкрдЯрдХ RISC-V- рдЖрдзрд╛рд░рд┐рдд рдкреНрд░реЛрд╕реЗрд╕рд░рдХреЛ рдкрд╣рд┐рд▓реЛ рдкреНрд░реЛрдЯреЛрдЯрд╛рдЗрдк рддрдпрд╛рд░ рдЧрд░реНрджреИ, SiFive рдкреНрд░рджрд░реНрд╢рди рд▓рд╛рдЗрдирдорд╛ рдирдпрд╛рдБ RISC-V CPU рдХреЛрд░ рдкреНрд░рд╕реНрддреБрдд рдЧрд░реНтАНрдпреЛ, рдЬреБрди 50 рд╣реЛред рдЕрдШрд┐рд▓реНрд▓реЛ рдЯрдк-рдПрдиреНрдб P550 рдХреЛрд░ рднрдиреНрджрд╛ % рдЫрд┐рдЯреЛ рд░ рдкреНрд░рджрд░реНрд╢рдирдорд╛ рдЙрддреНрдХреГрд╖реНрдЯ ARM Cortex-A78, ARM рдЖрд░реНрдХрд┐рдЯреЗрдХреНрдЪрд░рдорд╛ рдЖрдзрд╛рд░рд┐рдд рд╕рдмреИрднрдиреНрджрд╛ рд╢рдХреНрддрд┐рд╢рд╛рд▓реА рдкреНрд░реЛрд╕реЗрд╕рд░ред рдирдпрд╛рдБ рдХреЛрд░рдорд╛ рдЖрдзрд╛рд░рд┐рдд SoCs рдореБрдЦреНрдп рд░реВрдкрдорд╛ рд╕рд░реНрднрд░ рдкреНрд░рдгрд╛рд▓реА рд░ рдХрд╛рд░реНрдпрд╕реНрдерд╛рдирд╣рд░реВрдорд╛ рд▓рдХреНрд╖рд┐рдд рдЫрдиреН, рддрд░ рдореЛрдмрд╛рдЗрд▓ рд░ рдЗрдореНрдмреЗрдбреЗрдб рдЙрдкрдХрд░рдгрд╣рд░реВрдХреЛ рд▓рд╛рдЧрд┐ рд╕реНрдЯреНрд░рд┐рдк-рдбрд╛рдЙрди рд╕рдВрд╕реНрдХрд░рдгрд╣рд░реВ рд╕рд┐рд░реНрдЬрдирд╛ рдЧрд░реНрди рдкрдирд┐ рд╕рдореНрднрд╡ рдЫред

рдпреЛ рднрдирд┐рдПрдХреЛ рдЫ рдХрд┐, P550 рдХреЛ рддреБрд▓рдирд╛рдорд╛, рдирдпрд╛рдБ SiFive рдкреНрд░реЛрд╕реЗрд╕рд░ рдХреЛрд░рд▓реЗ 16 MB рдХреЛ рд╕рдЯреНрдЯрд╛ 3 MB L4 рдХреНрдпрд╛рд╕ рд╕рдорд╛рд╡реЗрд╢ рдЧрд░реНрджрдЫ, 16 рдХреЛ рд╕рдЯреНрдЯрд╛ рдПрдХ рдЪрд┐рдк рдорд╛ 4 рдХреЛрд░ рд╕рдореНрдо рдорд┐рд▓рд╛рдЙрди рд╕рдХреНрдЫ, рдХреЛ рд╕рдЯреНрдЯрд╛ 3.5 GHz рд╕рдореНрдордХреЛ рдлреНрд░рд┐рдХреНрд╡реЗрдиреНрд╕реА рдорд╛ рдХрд╛рдо рдЧрд░реНрджрдЫред 2.4 GHz, DDR5 рдореЗрдореЛрд░реА рд░ PCI-Express 5.0 рдмрд╕рд▓рд╛рдИ рд╕рдорд░реНрдерди рдЧрд░реНрджрдЫред рдирдпрд╛рдБ рдХреЛрд░рдХреЛ рд╕рд╛рдорд╛рдиреНрдп рд╡рд╛рд╕реНрддреБрдХрд▓рд╛ P550 рдХреЛ рдирдЬрд┐рдХ рдЫ рд░ рдкреНрд░рдХреГрддрд┐рдорд╛ рдореЛрдбреНрдпреБрд▓рд░ рдкрдирд┐ рдЫ, рдЬрд╕рд▓реЗ рд╡рд┐рд╢реЗрд╖ рдПрдХреНрд╕реЗрд▓рд░реЗрдЯрд░ рд╡рд╛ GPU рд╣рд░реВ SoC рдорд╛ рдердкреНрди рдЕрдиреБрдорддрд┐ рджрд┐рдиреНрдЫред рд╡рд┐рд╡рд░рдгрд╣рд░реВ рдбрд┐рд╕реЗрдореНрдмрд░рдорд╛ рдкреНрд░рдХрд╛рд╢рд┐рдд рдЧрд░реНрдиреЗ рдпреЛрдЬрдирд╛ рдЫ, рд░ FPGA-рддрдпрд╛рд░ RTL рдбрд╛рдЯрд╛ рдЕрд░реНрдХреЛ рд╡рд░реНрд╖ рдкреНрд░рдХрд╛рд╢рд┐рдд рдЧрд░рд┐рдиреЗрдЫред

RISC-V рд▓реЗ рдПрдХ рдЦреБрд▓рд╛ рд░ рд▓рдЪрд┐рд▓реЛ рдореЗрд╕рд┐рди рдирд┐рд░реНрджреЗрд╢рди рдкреНрд░рдгрд╛рд▓реА рдкреНрд░рджрд╛рди рдЧрд░реНрджрдЫ рдЬрд╕рд▓реЗ рддрдкрд╛рдИрдВрд▓рд╛рдИ рд░реЛрдпрд▓реНрдЯреА рд╡рд╛ рдкреНрд░рдпреЛрдЧрдорд╛ рд╕рд░реНрддрд╣рд░реВ рд▓рд╛рдЧреВ рдирдЧрд░реА рдордирдорд╛рдиреА рдЕрдиреБрдкреНрд░рдпреЛрдЧрд╣рд░реВрдХреЛ рд▓рд╛рдЧрд┐ рдкреВрд░реНрдг рд░реВрдкрдорд╛ рдЦреБрд▓рд╛ SoCs рд░ рдорд╛рдЗрдХреНрд░реЛрдкреНрд░реЛрд╕реЗрд╕рд░рд╣рд░реВ рд╕рд┐рд░реНрдЬрдирд╛ рдЧрд░реНрди рдЕрдиреБрдорддрд┐ рджрд┐рдиреНрдЫред рд╣рд╛рд▓, RISC-V рд╕реНрдкреЗрд╕рд┐рдлрд┐рдХреЗрд╢рдирдХреЛ рдЖрдзрд╛рд░рдорд╛, рдорд╛рдЗрдХреНрд░реЛрдкреНрд░реЛрд╕реЗрд╕рд░ рдХреЛрд░рдХрд╛ 2.0 рд╕рдВрд╕реНрдХрд░рдгрд╣рд░реВ, 111 рдкреНрд▓реЗрдЯрдлрд░реНрдорд╣рд░реВ, 31 SoCs рд░ 12 рддрдпрд╛рд░ рдмреЛрд░реНрдбрд╣рд░реВ рд╡рд┐рднрд┐рдиреНрди рдХрдореНрдкрдиреАрд╣рд░реВ рд░ рд╕рдореБрджрд╛рдпрд╣рд░реВрджреНрд╡рд╛рд░рд╛ рд╡рд┐рднрд┐рдиреНрди рдирд┐рдГрд╢реБрд▓реНрдХ рдЗрдЬрд╛рдЬрддрдкрддреНрд░рд╣рд░реВ (BSD, MIT, Apache 12) рдЕрдиреНрддрд░реНрдЧрдд рд╡рд┐рдХрд╛рд╕ рднрдЗрд░рд╣реЗрдХрд╛ рдЫрдиреНред

рд╕реНрд░реЛрдд: opennet.ru

рдПрдХ рдЯрд┐рдкреНрдкрдгреА рдердкреНрди