Teknisk dokumentasjon klargjorde oppsettet til Ryzen 4000: to CCD-er, en CCX i CCD, 32 MB L3 i CCX

I går kveld dukket det opp et teknisk dokument på Internett som beskrev noen av egenskapene til de forventede Ryzen 4000-prosessorene bygget på Zen 3-mikroarkitekturen. Generelt ga det ingen spesielle avsløringer, men det bekreftet mange av antakelsene som ble gjort tidligere .

Teknisk dokumentasjon klargjorde oppsettet til Ryzen 4000: to CCD-er, en CCX i CCD, 32 MB L3 i CCX

I følge dokumentasjonen vil Ryzen 4000-prosessorer (kodenavn Vermeer) beholde brikkeoppsettet som ble introdusert i deres forgjengere av Zen 2-generasjonen. Fremtidige masseprosessorer, som tidligere tilfellet, vil ha en I/O-brikke og en eller to CCD-er ( Core Complex Die) - chiplets som inneholder datakjerner.

Hovedforskjellen mellom Zen 3-prosessorer vil være den interne strukturen til CCD. Mens hver CCD for øyeblikket inneholder to firekjerners CCX (Core Complex), som hver har sitt eget 3 MB L16-hurtigbuffersegment, vil Ryzen 4000-brikkene bestå av én åttekjernes CCX. Volumet av L3-cache i hver CCX vil økes fra 16 til 32 MB, men dette vil selvsagt ikke føre til en endring i den totale cache-minnekapasiteten. Åtte-kjerners prosessorer i Ryzen 4000-serien, som nå vil ha én CCD-brikke, vil motta en 32 MB L3-hurtigbuffer, og 16-kjerners CPUer med to CCD-brikker vil ha en 64 MB L3-cache, sammensatt av to segmenter.

Teknisk dokumentasjon klargjorde oppsettet til Ryzen 4000: to CCD-er, en CCX i CCD, 32 MB L3 i CCX

Det er ingen grunn til å forvente endringer i volumet til L2-hurtigbufferen: hver prosessorkjerne vil ha 512 KB andrenivå-cache.

Men å forstørre CCX vil ha en åpenbar innvirkning på ytelsen. Hver av kjernene i Zen 3 vil ha direkte tilgang til en større del av L3-cachen, og i tillegg vil flere kjerner kunne kommunisere direkte, utenom Infinity Fabric. Dette betyr at Zen XNUMX vil redusere inter-core kommunikasjonsforsinkelse og redusere ytelsespåvirkningen av den begrensede båndbredden til prosessorens Infinity Fabric-buss, noe som betyr at IPC-indikatoren (instruksjoner utført per klokke) til slutt vil øke.

Samtidig snakker vi ikke om noen økning i antall kjerner i forbrukerprosessorer. Maksimalt antall CCD-brikker i Ryzen 4000 vil være begrenset til to, så det maksimale antallet kjerner i prosessoren vil ikke kunne overstige 16.

Teknisk dokumentasjon klargjorde oppsettet til Ryzen 4000: to CCD-er, en CCX i CCD, 32 MB L3 i CCX

Det forventes heller ingen grunnleggende endringer med minnestøtte. Som det følger av dokumentet, vil den maksimale offisielt støttede modusen for Ryzen 4000 forbli DDR4-3200.

Dokumentasjonen gir ingen detaljer om sammensetningen av modellserien og frekvensene til prosessorene som er inkludert i den. Mer detaljert informasjon vil tilsynelatende bli kjent 8. oktober, når AMD vil holde et spesielt arrangement dedikert til Ryzen 4000-prosessorer og Zen 3-mikroarkitekturen.

Kilde:



Kilde: 3dnews.ru

Legg til en kommentar