Produksjon av innenlandske prosessorer basert på RISC-V-arkitektur vil begynne i den russiske føderasjonen

Rostec State Corporation og teknologiselskapet Yadro (ICS Holding) har til hensikt å utvikle og starte produksjonen av en ny prosessor for bærbare datamaskiner, PC-er og servere, basert på RISC-V-arkitekturen, innen 2025. Det er planlagt å utstyre arbeidsplasser i Rostec-avdelinger og institusjoner i Utdannings- og vitenskapsdepartementet, Kunnskapsdepartementet og Helsedepartementet i Den russiske føderasjonen med datamaskiner basert på den nye prosessoren. 27,8 milliarder rubler vil bli investert i prosjektet (inkludert 9,8 milliarder fra det føderale budsjettet), som er mer enn de totale investeringene i produksjonen av Elbrus- og Baikal-prosessorer. I samsvar med forretningsplanen planlegger de i 2025 å selge 60 tusen systemer basert på nye prosessorer og tjene 7 milliarder rubler for dette.

Siden 2019 har Yadro, et server- og lagringsselskap, eid Syntacore, som er en av de eldste utviklerne av spesialiserte åpne og kommersielle RISC-V IP-kjerner (IP Core), og er også en av grunnleggerne av den ideelle organisasjonen RISC-V International , overvåker utviklingen av RISC-V instruksjonssettarkitekturen. Dermed er det mer enn nok ressurser, erfaring og kompetanse til å lage en ny RISC-V-brikke.

Det er rapportert at brikken som utvikles vil inkludere en 8-kjerners prosessor som opererer på 2 GHz. For produksjon er det planlagt å bruke den tekniske 12nm-prosessen (til sammenligning planlegger Intel i 2023 å produsere en brikke basert på SiFive P550 RISC-V-kjernen ved bruk av 7 nm-teknologi, og i 2022 i Kina forventes det å produsere XiangShan-brikken , som også opererer ved en frekvens på 2 GHz, ved bruk av den tekniske prosessen 14 nm).

Syntacore tilbyr for tiden lisensiering av RISC-V SCR7-kjernen, egnet for bruk i forbrukerdatamaskiner og støtter bruk av Linux-baserte systemer. SCR7 implementerer RISC-V RV64GC instruksjonssettarkitekturen og inkluderer en virtuell minnekontroller med minnesidestøtte, MMU, L1/L2 cacher, flytende punktenhet, tre privilegienivåer, AXI4- og ACE-kompatible grensesnitt, og SMP-støtte (opp til 8 kjerner).

Produksjon av innenlandske prosessorer basert på RISC-V-arkitektur vil begynne i den russiske føderasjonen

Når det gjelder programvare, utvikles RISC-V-støtte med suksess i Debian GNU/Linux. I tillegg kunngjorde Canonical i slutten av juni dannelsen av ferdige bygg av Ubuntu 20.04 LTS og 21.04 for RISC-V-brettene SiFive HiFive Unmatched og SiFive HiFive Unleashed. RISC-V har også nylig blitt overført til Android-plattformen. Det er bemerkelsesverdig at Yadro har vært Silver-medlem av Linux Foundation siden 2017, og er også medlem av OpenPOWER Foundation-konsortiet, som promoterer OpenPOWER instruction set architecture (ISA).

Husk at RISC-V gir et åpent og fleksibelt maskininstruksjonssystem som lar mikroprosessorer bygges for vilkårlige applikasjoner uten å kreve royalties eller pålegge bruksbetingelser. RISC-V lar deg lage helt åpne SoC-er og prosessorer. For tiden, basert på RISC-V-spesifikasjonen, utvikler forskjellige selskaper og fellesskap under forskjellige frie lisenser (BSD, MIT, Apache 2.0) flere dusin varianter av mikroprosessorkjerner, SoC-er og allerede produserte brikker. Operativsystemer med høykvalitetsstøtte for RISC-V inkluderer GNU/Linux (tilstede siden utgivelsene av Glibc 2.27, binutils 2.30, gcc 7 og Linux-kjernen 4.15) og FreeBSD.

Kilde: opennet.ru

Legg til en kommentar