SiFive เจจเฉ‡ RISC-V เจ•เฉ‹เจฐ เจ†เจŠเจŸเจชเจฐเจซเจพเจฐเจฎเจฟเฉฐเจ— ARM Cortex-A78 เจจเฉ‚เฉฐ เจชเฉ‡เจธเจผ เจ•เฉ€เจคเจพ

SiFive เจ•เฉฐเจชเจจเฉ€, RISC-V เจจเจฟเจฐเจฆเฉ‡เจธเจผ เจธเฉˆเฉฑเจŸ เจ†เจฐเจ•เฉ€เจŸเฉˆเจ•เจšเจฐ เจฆเฉ‡ เจธเจฟเจฐเจœเจฃเจนเจพเจฐเจพเจ‚ เจฆเฉเจ†เจฐเจพ เจธเจฅเจพเจชเจฟเจค เจ•เฉ€เจคเฉ€ เจ—เจˆ เจธเฉ€ เจ…เจคเฉ‡ เจ‡เฉฑเจ• เจธเจฎเฉ‡เจ‚ เจ‡เฉฑเจ• RISC-V- เจ…เจงเจพเจฐเจค เจชเฉเจฐเฉ‹เจธเฉˆเจธเจฐ เจฆเจพ เจชเจนเจฟเจฒเจพ เจชเฉเจฐเฉ‹เจŸเฉ‹เจŸเจพเจˆเจช เจคเจฟเจ†เจฐ เจ•เจฐเจฆเฉ€ เจธเฉ€, เจจเฉ‡ SiFive เจชเจฐเจซเจพเจฐเจฎเฉˆเจ‚เจธ เจฒเจพเจˆเจจ เจตเจฟเฉฑเจš เจ‡เฉฑเจ• เจจเจตเจพเจ‚ RISC-V CPU เจ•เฉ‹เจฐ เจชเฉ‡เจธเจผ เจ•เฉ€เจคเจพ, เจœเฉ‹ เจ•เจฟ 50. เจชเจฟเจ›เจฒเฉ‡ เจŸเจพเจช-เจเจ‚เจก P550 เจ•เฉ‹เจฐ เจจเจพเจฒเฉ‹เจ‚ % เจคเฉ‡เจœเจผ เจนเฉˆ เจ…เจคเฉ‡ เจชเฉเจฐเจฆเจฐเจธเจผเจจ ARM Cortex-A78 เจตเจฟเฉฑเจš เจ‰เฉฑเจคเจฎ เจนเฉˆ, ARM เจ†เจฐเจ•เฉ€เจŸเฉˆเจ•เจšเจฐ 'เจคเฉ‡ เจ…เจงเจพเจฐเจค เจธเจญ เจคเฉ‹เจ‚ เจธเจผเจ•เจคเฉ€เจธเจผเจพเจฒเฉ€ เจชเฉเจฐเฉ‹เจธเฉˆเจธเจฐเฅค เจจเจตเฉ‡เจ‚ เจ•เฉ‹เจฐ 'เจคเฉ‡ เจ†เจงเจพเจฐเจฟเจค SoCs เจฆเจพ เจ‰เจฆเฉ‡เจธเจผ เจฎเฉเฉฑเจ– เจคเฉŒเจฐ 'เจคเฉ‡ เจธเจฐเจตเจฐ เจธเจฟเจธเจŸเจฎเจพเจ‚ เจ…เจคเฉ‡ เจตเจฐเจ•เจธเจŸเฉ‡เจธเจผเจจเจพเจ‚ 'เจคเฉ‡ เจนเฉˆ, เจชเจฐ เจฎเฉ‹เจฌเจพเจˆเจฒ เจ…เจคเฉ‡ เจเจฎเจฌเฉˆเจกเจก เจกเจฟเจตเจพเจˆเจธเจพเจ‚ เจฒเจˆ เจธเจŸเฉเจฐเจฟเจชเจก-เจกเจพเจŠเจจ เจธเฉฐเจธเจ•เจฐเจฃ เจฌเจฃเจพเจ‰เจฃเจพ เจตเฉ€ เจธเฉฐเจญเจต เจนเฉˆเฅค

เจ‡เจน เจฆเฉฑเจธเจฟเจ† เจ—เจฟเจ† เจนเฉˆ เจ•เจฟ, P550 เจฆเฉ‡ เจฎเฉเจ•เจพเจฌเจฒเฉ‡, เจจเจตเฉ‡เจ‚ SiFive เจชเฉเจฐเฉ‹เจธเฉˆเจธเจฐ เจ•เฉ‹เจฐ เจตเจฟเฉฑเจš 16 MB เจฆเฉ€ เจฌเจœเจพเจ 3 MB L4 เจ•เฉˆเจธเจผ เจนเฉˆ, 16 เจฆเฉ€ เจฌเจœเจพเจ เจ‡เฉฑเจ• เจšเจฟเฉฑเจช เจตเจฟเฉฑเจš 4 เจ•เฉ‹เจฐ เจคเฉฑเจ• เจœเฉ‹เฉœ เจธเจ•เจฆเจพ เจนเฉˆ, เจ‡เจธเจฆเฉ€ เจฌเจœเจพเจ 3.5 GHz เจคเฉฑเจ• เจฆเฉ€ เจฌเจพเจฐเฉฐเจฌเจพเจฐเจคเจพ 'เจคเฉ‡ เจ•เฉฐเจฎ เจ•เจฐเจฆเจพ เจนเฉˆเฅค 2.4 GHz, DDR5 เจฎเฉˆเจฎเฉ‹เจฐเฉ€ เจ…เจคเฉ‡ PCI-เจเจ•เจธเจชเฉเจฐเฉˆเจธ 5.0 เจฌเฉฑเจธ เจฆเจพ เจธเจฎเจฐเจฅเจจ เจ•เจฐเจฆเจพ เจนเฉˆเฅค เจจเจตเฉ‡เจ‚ เจ•เฉ‹เจฐ เจฆเจพ เจ†เจฎ เจ†เจฐเจ•เฉ€เจŸเฉˆเจ•เจšเจฐ P550 เจฆเฉ‡ เจจเฉ‡เฉœเฉ‡ เจนเฉˆ เจ…เจคเฉ‡ เจ•เฉเจฆเจฐเจค เจตเจฟเฉฑเจš เจฎเจพเจกเจฟเจŠเจฒเจฐ เจตเฉ€ เจนเฉˆ, เจœเจฟเจธ เจจเจพเจฒ เจตเจฟเจธเจผเฉ‡เจธเจผ เจเจ•เจธเจฒเฉ‡เจŸเจฐเจพเจ‚ เจœเจพเจ‚ GPUs เจตเจพเจฒเฉ‡ เจตเจพเจงเฉ‚ เจฌเจฒเจพเจ•เจพเจ‚ เจจเฉ‚เฉฐ SoC เจตเจฟเฉฑเจš เจœเฉ‹เฉœเจฟเจ† เจœเจพ เจธเจ•เจฆเจพ เจนเฉˆเฅค เจตเฉ‡เจฐเจตเจฟเจ†เจ‚ เจจเฉ‚เฉฐ เจฆเจธเฉฐเจฌเจฐ เจตเจฟเฉฑเจš เจชเฉเจฐเจ•เจพเจธเจผเจฟเจค เจ•เจฐเจจ เจฆเฉ€ เจฏเฉ‹เจœเจจเจพ เจนเฉˆ, เจ…เจคเฉ‡ FPGA-เจคเจฟเจ†เจฐ RTL เจกเฉ‡เจŸเจพ เจ…เจ—เจฒเฉ‡ เจธเจพเจฒ เจชเฉเจฐเจ•เจพเจธเจผเจฟเจค เจ•เฉ€เจคเจพ เจœเจพเจตเฉ‡เจ—เจพเฅค

RISC-V เจ‡เฉฑเจ• เจ–เฉเฉฑเจฒเจพ เจ…เจคเฉ‡ เจฒเจšเจ•เจฆเจพเจฐ เจฎเจธเจผเฉ€เจจ เจจเจฟเจฐเจฆเฉ‡เจธเจผ เจชเฉเจฐเจฃเจพเจฒเฉ€ เจชเฉเจฐเจฆเจพเจจ เจ•เจฐเจฆเจพ เจนเฉˆ เจœเฉ‹ เจคเฉเจนเจพเจจเฉ‚เฉฐ เจฐเจพเจ‡เจฒเจŸเฉ€ เจฆเฉ€ เจฒเฉ‹เฉœ เจœเจพเจ‚ เจตเจฐเจคเฉ‹เจ‚ 'เจคเฉ‡ เจธเจผเจฐเจคเจพเจ‚ เจฒเจพเจ—เฉ‚ เจ•เฉ€เจคเฉ‡ เจฌเจฟเจจเจพเจ‚, เจฎเจจเจฎเจพเจจเฉ€ เจเจชเจฒเฉ€เจ•เฉ‡เจธเจผเจจเจพเจ‚ เจฒเจˆ เจชเฉ‚เจฐเฉ€ เจคเจฐเฉเจนเจพเจ‚ เจ–เฉเฉฑเจฒเฉ‡ SoCs เจ…เจคเฉ‡ เจฎเจพเจˆเจ•เฉเจฐเฉ‹เจชเฉเจฐเฉ‹เจธเฉˆเจธเจฐ เจฌเจฃเจพเจ‰เจฃ เจฆเฉ€ เจ†เจ—เจฟเจ† เจฆเจฟเฉฐเจฆเจพ เจนเฉˆเฅค เจตเจฐเจคเจฎเจพเจจ เจตเจฟเฉฑเจš, RISC-V เจจเจฟเจฐเจงเจพเจฐเจจ เจฆเฉ‡ เจ…เจงเจพเจฐ 'เจคเฉ‡, เจฎเจพเจˆเจ•เฉเจฐเฉ‹เจชเฉเจฐเฉ‹เจธเฉˆเจธเจฐ เจ•เฉ‹เจฐ เจฆเฉ‡ 2.0 เจฐเฉ‚เจช, 111 เจชเจฒเฉ‡เจŸเจซเจพเจฐเจฎ, 31 SoCs เจ…เจคเฉ‡ 12 เจคเจฟเจ†เจฐ เจฌเฉ‹เจฐเจก เจตเฉฑเจ–-เจตเฉฑเจ– เจฎเฉเจซเจค เจฒเจพเจ‡เจธเฉˆเจ‚เจธเจพเจ‚ (BSD, MIT, Apache 12) เจฆเฉ‡ เจ…เจงเฉ€เจจ เจตเฉฑเจ–-เจตเฉฑเจ– เจ•เฉฐเจชเจจเฉ€เจ†เจ‚ เจ…เจคเฉ‡ เจญเจพเจˆเจšเจพเจฐเจฟเจ†เจ‚ เจฆเฉเจ†เจฐเจพ เจตเจฟเจ•เจธเจค เจ•เฉ€เจคเฉ‡ เจœเจพ เจฐเจนเฉ‡ เจนเจจเฅค

เจธเจฐเฉ‹เจค: opennet.ru

เจ‡เฉฑเจ• เจŸเจฟเฉฑเจชเจฃเฉ€ เจœเฉ‹เฉœเฉ‹