W sierpniu TSMC odważy się spojrzeć poza jeden nanometr

Dla dyrektor generalnej AMD, Lisy Su, ten rok będzie okresem pewnego uznania zawodowego, ponieważ nie tylko została wybrana na przewodniczącą Global Semiconductor Alliance, ale także regularnie otrzymuje możliwość otwierania różnych wydarzeń branżowych. Wystarczy przypomnieć Computex 2019 – to właśnie szef AMD miał zaszczyt wygłosić przemówienie podczas otwarcia tej ważnej wystawy branżowej. Gamingowe wydarzenie E3 2019, które odbędzie się w pierwszej połowie czerwca, nie pozostanie niezauważone; istnieją podstawy, by sądzić, że podczas transmisji tematycznej szefowa AMD wraz ze współpracownikami po raz pierwszy otwarcie porozmawiają o gamingu; Rozwiązania graficzne Navi wykonane w technologii 7 nm, których ogłoszenie zaplanowano na trzeci kwartał.

Letnie wydarzenia branżowe, na które zapraszana jest Lisa Su, nie ograniczają się do tej listy. Właśnie opublikowano program sierpniowej konferencji Gorące frytki wspomina przemówienie szefa AMD na otwarciu wydarzenia. Z fragmentu przemówienia inaugurującego zamieszczonego na stronie internetowej Hot Chips wynika, że ​​Lisa Su opowie o rozwoju przemysłu komputerowego w okresie, gdy działanie tzw. „prawa Moore’a” uległo wyhamowaniu . Omówione zostaną nowe podejścia do architektury systemów, projektowania półprzewodników i tworzenia oprogramowania. Celem nowych technik jest poprawa efektywności wykorzystania zasobów sprzętowych w przyszłych produktach komputerowych i graficznych.

W sierpniu TSMC odważy się spojrzeć poza jeden nanometr

Swoją drogą, 21 sierpnia tego roku przedstawiciele AMD będą rozmawiać na temat procesorów graficznych Navi na Hot Chips. Wszystko to sugeruje, że do tego czasu otrzymają one status produktów seryjnych. Jak niedawno okazało się, w trzecim kwartale przedstawiciele tej architektury będą oferowani zarówno w segmencie gier, jak i serwerów. Najprawdopodobniej w sierpniu AMD będzie mówić o Navi w tym drugim kontekście. Ponadto porozmawiamy o procesorach centralnych o architekturze Zen 2.

Intel ponownie powróci do tematu układu przestrzennego Foveros

Przedstawiciele Intel Corporation wygłoszą prezentacje jedynie w części roboczej konferencji Hot Chips, a najbardziej intrygującym tematem pozostają akceleratory systemów uczących Spring Hill, które zostaną wykorzystane w segmencie serwerów do budowy systemów potrafiących wyciągać logiczne wnioski. W tym obszarze Intel aktywnie wykorzystuje rozwiązania zakupionej firmy Nervana, ale podstawowe produkty zwykle pojawiają się pod symbolami kończącymi się na „Crest” (Lake Crest, Spring Crest i Knights Crest). Oznaczenie Spring Hill może wskazywać na architekturę hybrydową łączącą własne rozwiązania Intel Xeon Phi i „dziedzictwo Nervany”.

Przy okazji, o akceleratorach Spring Crest na Hot Chips opowiedzą także przedstawiciele Intela. Ponadto przeprowadzą prezentację na temat dysków SSD Intel Optane. Jeden z raportów Intela będzie poświęcony tworzeniu procesorów hybrydowych z heterogenicznymi rdzeniami z wykorzystaniem układu przestrzennego. Z pewnością Intel powróci do koncepcji Foveros, z której skorzysta wypuszczając na rynek 10 nm procesory Lakefield o wysokim stopniu integracji. Jednak możemy usłyszeć także o przyszłych produktach o tego typu układzie przestrzennym.

TSMC udostępni plany rozwoju litografii na najbliższe lata

Lisa Su nie będzie jedyną dyrektorką, która będzie miała zaszczyt przemawiać na konferencji Hot Chips. Podobne prawo otrzyma wiceprezes TSMC ds. rozwoju i badań Philip Wong. Opowie o poglądach firmy na dalszy rozwój branży, a także spróbuje spojrzeć poza technologie litograficzne o standardach mniejszych niż jeden nanometr. Z adnotacji do jego wystąpienia dowiadujemy się, że po technologii procesowej 3 nm TSMC spodziewa się podbić technologię procesową 2 nm i 1,4 nm.

W sierpniu TSMC odważy się spojrzeć poza jeden nanometr

Pozostali uczestnicy konferencji również ujawnili tematykę swoich raportów. IBM opowie o kolejnej generacji procesorów POWER, Microsoft opowie o podstawach sprzętowych Hololens 2.0, a NVIDIA weźmie udział w raporcie na temat akceleratora sieci neuronowej o układzie wieloukładowym. Oczywiście ta ostatnia firma nie może powstrzymać się od mówienia o ray tracingu i architekturze GPU Turing.



Źródło: 3dnews.ru

Dodaj komentarz