د خلاصې سرچینې FPGA نوښت

د یوې نوې غیر انتفاعي موسسې د جوړولو اعلان وکړ، د پرانیستې سرچینې FPGA بنسټ (OSFPGA)، چې موخه یې د ساحې د پروګرام وړ دروازې سرې کارولو پورې اړوند د خلاص هارډویر او سافټویر حلونو د همکارۍ پراختیا لپاره د چاپیریال رامینځته کول، هڅول او رامینځته کول دي ( FPGA) مدغم سرکټونه چې د چپ تولید وروسته د بیا پروګرم وړ منطق کار ته اجازه ورکوي. کلیدي بائنری عملیات (AND, NAND, OR, NOR او XOR) په داسې چپسونو کې د منطق دروازې (سویچونو) په کارولو سره پلي کیږي چې ډیری داخلونه او یو محصول لري، د اړیکو ترتیب چې د سافټویر لخوا بدلیدلی شي.

د OSFPGA بنسټ ایښودونکي غړي د شرکتونو او پروژو لکه EPFL، QuickLogic، Zero ASIC، او GSG ګروپ څخه د FPGA ټیکنالوژۍ ځینې نامتو څیړونکي شامل دي. د نوي سازمان تر نظارت لاندې ، د FPGA چپس پراساس د ګړندي پروټوټایپ لپاره او د بریښنایی ډیزاین اتومات (EDA) ملاتړ لپاره به د خلاص او وړیا وسیلو سیټ رامینځته شي. سازمان به د FPGAs پورې اړوند د خلاص معیارونو ګډ پرمختګ نظارت هم وکړي ، د شرکتونو لپاره د تجربو او ټیکنالوژیو شریکولو لپاره بې طرفه فورم چمتو کوي.

تمه کیږي چې OSFPGA به چپ شرکتونو ته وړتیا ورکړي چې د FPGAs په تولید کې دخیل ځینې انجینري پروسې له مینځه یوسي ، د پای کارونکي پراختیا کونکو ته چمتو شوي ، دودیز FPGA سافټویر سټیک چمتو کړي ، او د نوي لوړ کیفیت جوړښتونو رامینځته کولو کې همکارۍ وړ کړي. د یادونې وړ ده چې د OSFPGA لخوا چمتو شوي خلاص وسیلې به د کیفیت لوړې کچې ته وساتل شي ، د صنعت معیارونو سره ناسته یا له هغې څخه ډیر.

د خلاصې سرچینې FPGA بنسټ اصلي اهداف په لاندې ډول دي:

  • د FPGA هارډویر او سافټویر پورې اړوند وسیلو سیټ رامینځته کولو لپاره سرچینې او زیربنا چمتو کول.
  • د مختلفو پیښو له لارې د دې وسایلو کارولو ته وده ورکول.
  • د پرمختللي FPGA معمارۍ څیړنې لپاره د وسیلو ملاتړ ، پراختیا او خلاصون چمتو کړئ ، او همدارنګه اړوند سافټویر او هارډویر پرمختګونه.
  • په عامه توګه د FPGA جوړښتونو، ډیزاین ټیکنالوژیو، او د بورډ ډیزاینونو د کتلاګ ساتل چې د خپرونو او پای ته رسیدلي پیټینټ افشا څخه اخیستل شوي.
  • د لیوالتیا پراختیا کونکو ټولنې رامینځته کولو کې د مرستې لپاره د روزنې موادو ته چمتو کول او لاسرسي چمتو کول.
  • د نوي FPGA معمارۍ او هارډویر ازموینې او اعتبار کولو لپاره لګښت او وخت کمولو لپاره د چپ جوړونکو سره همکاري ساده کړئ.

د خلاصې سرچینې اړوند اوزار:

  • OpenFPGA د FPGAs لپاره د بریښنایی ډیزاین اتومات (EDA) کټ دی چې د ویریلوګ توضیحاتو پراساس د هارډویر تولید ملاتړ کوي.
  • 1st CLaaS یو چوکاټ دی چې تاسو ته اجازه درکوي د ویب او کلاوډ غوښتنلیکونو لپاره د هارډویر سرعت کونکي رامینځته کولو لپاره FPGAs وکاروئ.
  • Verilog-to-Routing (VTR) یو اوزار کټ دی چې تاسو ته اجازه درکوي د ویریلوګ ژبه کې د توضیحاتو پراساس د ټاکل شوي FPGA ترتیب رامینځته کړئ.
  • Symbiflow د Xilinx 7، Lattice iCE40، Lattice ECP5 او QuickLogic EOS S3 FPGAs پر بنسټ د حلونو رامینځته کولو لپاره یوه وسیله کټ ده.
  • Yosys د عام غوښتنلیکونو لپاره د Verilog RTL ترکیب چوکاټ دی.
  • EPFL د منطق ترکیب غوښتنلیکونو پراختیا لپاره د کتابتونونو ټولګه ده.
  • LSOracle د منطق ترکیب پایلو غوره کولو لپاره د EPFL کتابتونونو کې اضافه ده.
  • اډالیز د بریښنایی ډیزاین اتومات (EDA) سیسټمونو سره متقابل عمل کولو او د دوی لپاره د پروژې فایلونو رامینځته کولو لپاره د Python اوزار کټ دی.
  • GHDL د VHDL هارډویر تشریح ژبې لپاره تالیف کونکی ، تحلیل کونکی ، سمیلیټر او ترکیب کونکی دی.
  • VerilogCreator د QtCreator لپاره یو پلگ ان دی چې دا غوښتنلیک په ویریلوګ 2005 کې پراختیایی چاپیریال ته اړوي.
  • FuseSoC د HDL (د هارډویر توضیحاتو ژبه) کوډ او د FPGA/ASIC لپاره د اسمبلۍ خلاصون یوټیلیټ لپاره د کڅوړې مدیر دی.
  • SOFA (د سکای واټر خلاص سرچینه FPGA) د خلاص FPGA IP (فکري ملکیت) سیټ دی چې د Skywater PDK او OpenFPGA چوکاټ په کارولو سره رامینځته شوی.
  • OpenFPGALoader د FPGAs پروګرام کولو لپاره یو ګټور دی.
  • LiteDRAM - د DRAM پلي کولو سره د FPGA لپاره دودیز IP کور.

سربیره پردې ، موږ کولی شو د Main_MiSTer پروژه یادداشت کړو ، کوم چې د DE10-Nano FPGA بورډ کارولو ته اجازه ورکوي چې تلویزیون یا مانیټور سره وصل وي ترڅو د زاړه لوبې کنسولونو او کلاسیک کمپیوټرونو تجهیزاتو سمولو لپاره. د چلولو ایمولیټرونو برخلاف ، د FPGA کارول دا امکان رامینځته کوي چې د اصلي هارډویر چاپیریال بیا رامینځته کړي چیرې چې تاسو کولی شئ د زړو هارډویر پلیټ فارمونو لپاره د موجوده سیسټم عکسونه او غوښتنلیکونه پرمخ وړئ.

سرچینه: opennet.ru

Add a comment