Uplinks adicionais na arquitetura lógica do sistema Intel C620

Na arquitetura das plataformas x86 surgiram duas tendências que se complementam. De acordo com uma versão, precisamos avançar no sentido de integrar recursos de computação e controle em um único chip. A segunda abordagem promove a distribuição de responsabilidades: o processador é equipado com um barramento de alto desempenho que forma um ecossistema periférico escalável. Ele forma a base da topologia lógica do sistema Intel C620 para plataformas de alto nível.

A diferença fundamental do chipset Intel C610 anterior é a expansão do canal de comunicação entre o processador e os periféricos incluídos no chip PCH através do uso de links PCIe junto com o tradicional barramento DMI.

Uplinks adicionais na arquitetura lógica do sistema Intel C620

Vamos dar uma olhada mais de perto nas inovações da ponte sul Intel Lewisburg: quais abordagens evolutivas e revolucionárias expandiram seus poderes na comunicação com os processadores?

Mudanças evolutivas na comunicação CPU-PCH

Como parte da abordagem evolutiva, o principal canal de comunicação entre a CPU e a ponte sul, que é o barramento DMI (Direct Media Interface), recebeu suporte para o modo PCIe x4 Gen3 com desempenho de 8.0 GT/S. Anteriormente, no Intel C610 PCH, a comunicação entre o processador e a lógica do sistema era realizada no modo PCIe x4 Gen 2 com largura de banda de 5.0 GT/S.

Uplinks adicionais na arquitetura lógica do sistema Intel C620

Comparação da funcionalidade lógica do sistema Intel C610 e C620

Observe que este subsistema é muito mais conservador do que as portas PCIe integradas do processador, geralmente usadas para conectar GPUs e drives NVMe, onde o PCIe 3.0 é usado há muito tempo e a transição para PCI Express Gen4 está planejada.

Mudanças revolucionárias na comunicação CPU-PCH

Mudanças revolucionárias incluem a adição de novos canais de comunicação PCIe CPU-PCH, chamados Uplinks Adicionais. Fisicamente, são duas portas PCI Express operando nos modos PCIe x8 Gen3 e PCIe x16 Gen3, ambos 8.0 GT/S.

Uplinks adicionais na arquitetura lógica do sistema Intel C620

Para interação entre a CPU e o Intel C620 PCH, são utilizados 3 barramentos: DMI e duas portas PCI Express

Por que foi necessário revisar a topologia de comunicação existente com o Intel C620? Em primeiro lugar, até 4 controladores de rede 10GbE com funcionalidade RDMA podem ser integrados ao PCH. Em segundo lugar, a nova e mais rápida geração de coprocessadores Intel QuickAssist Technology (QAT), que fornecem suporte de hardware para compactação e criptografia, são responsáveis ​​por criptografar o tráfego de rede e as trocas com o subsistema de armazenamento. E, finalmente, o “motor da inovação” - Motor de inovação, que estará disponível apenas para OEMs.

Масштабируемость e гибкость

Uma propriedade importante é a possibilidade de selecionar opcionalmente não apenas a topologia de conexão do PCH, mas também as prioridades dos recursos internos do chip no acesso aos canais de comunicação de alta velocidade com o processador central (processadores). Além disso, no EPO especial (EndPoint Only Mode), a conexão PCH é realizada no status de um dispositivo PCI Express normal contendo recursos de 10 GbE e Intel QAT. Ao mesmo tempo, a interface DMI clássica, bem como vários subsistemas Legacy, mostrados em preto no diagrama, estão desabilitados.

Uplinks adicionais na arquitetura lógica do sistema Intel C620

Arquitetura interna do chip Intel C620 PCH

Em teoria, isso torna possível usar mais de um chip Intel C620 PCH em um sistema, dimensionando 10 GbE e funcionalidade Intel QAT para atender aos requisitos de desempenho. Ao mesmo tempo, as funções legadas que são necessárias apenas em uma única cópia podem ser habilitadas apenas em um dos chips PCH instalados.

Assim, a palavra final no design caberá ao desenvolvedor da plataforma, atuando com base em fatores tecnológicos e mercadológicos de acordo com o posicionamento de cada produto específico.

Fonte: habr.com

Adicionar um comentário