Google poskytol možnosť bezplatnej výroby skúšobných šarží otvorených čipov

Google v spolupráci s výrobnými spoločnosťami SkyWater Technology a Efables spustil iniciatívu, ktorá umožňuje vývojárom otvoreného hardvéru vyrábať čipy, ktoré vyvíjajú, zadarmo. Cieľom iniciatívy je stimulovať vývoj otvoreného hardvéru, znížiť náklady na vývoj otvorených projektov a zjednodušiť interakciu s výrobnými závodmi. Vďaka iniciatíve môže ktokoľvek začať s vývojom vlastných vlastných čipov bez obáv z vysokých nákladov na výrobu prvých prototypov. Všetky náklady na výrobu, balenie a dopravu hradí Google.

Žiadosti o zaradenie do programu voľnej výroby je možné podávať raz za dva mesiace. Najbližší slot bude zatvorený 8. júna a žetóny, ktoré sa doňho podarilo dostať, budú pripravené 30. augusta a odoslané autorom 18. októbra. Z podaných žiadostí sa vyberie 40 projektov (ak bude podaných žiadostí menej ako 40, do výroby budú zaradené všetky, ktoré prešli kontrolou správnosti). Na základe výsledkov výroby dostane vývojár 50 čipov a 5 dosiek s nainštalovanými čipmi.

Žiadosti sa prijímajú iba z projektov plne distribuovaných na základe otvorených licencií, ktoré nie sú zaťažené zmluvami o mlčanlivosti (NDA) a neobmedzujú rozsah použitia ich produktov. Údaje pre produkciu musia byť prenesené vo formáte GDSII, musia prejsť poskytnutou testovacou sadou a musia byť reprodukované zo zdrojových súborov návrhu (t. j. odoslať projekt s otvoreným zdrojovým kódom, ale nebudete môcť odoslať vlastný návrh na výrobu).

Na zjednodušenie vývoja otvoreného čipu sú k dispozícii nasledujúce open source nástroje:

  • SkyWater PDK (Process Design Kit), súprava nástrojov, ktorá popisuje 130nm technický proces (SKY130) používaný v závode SkyWater a umožňuje pripraviť konštrukčné súbory potrebné na výrobu mikroobvodov.
  • OpenLane je sada komponentov pre automatizovanú konverziu RTL obvodového dizajnu aplikačne špecifických čipov (ASIC) do formátu GDSII používaného v čipových továrňach.
    Google poskytol možnosť bezplatnej výroby skúšobných šarží otvorených čipov
  • XLS (Accelerated HW Synthesis) je súprava nástrojov na syntézu návrhových súborov s hardvérom čipu, ktorý zodpovedá poskytnutému vysokoúrovňovému popisu požadovanej funkcionality, navrhnutý v štýle vývoja softvéru.
  • Sada pravidiel pre montážny systém Bazel s podporou otvorených nástrojov (Yosys, Verilator, OpenROAD) pre prácu s jazykmi popisu hardvéru (Verilog, VHDL, Chisel, nMigen).
  • OpenROAD je rámec pre automatizáciu procesu vývoja open source mikroobvodov.
  • Verible je sada nástrojov na vývoj v jazyku Verilog vrátane analyzátora, systému formátovania štýlov a linter.

Zdroj: opennet.ru

Pridať komentár