Tehnična dokumentacija je pojasnila postavitev Ryzen 4000: dva CCD, en CCX v CCD, 32 MB L3 v CCX

Včeraj zvečer se je na spletu pojavil tehnični dokument, ki opisuje nekatere značilnosti pričakovanih procesorjev Ryzen 4000, zgrajenih na mikroarhitekturi Zen 3. Na splošno ni prinesel posebnih razkritij, je pa potrdil številne predpostavke, ki so bile postavljene prej. .

Tehnična dokumentacija je pojasnila postavitev Ryzen 4000: dva CCD, en CCX v CCD, 32 MB L3 v CCX

Glede na dokumentacijo bodo procesorji Ryzen 4000 (kodno ime Vermeer) ohranili postavitev čipletov, ki so jo uvedli v njihovih predhodnikih generacije Zen 2. Prihodnji masovni procesorji bodo, kot je veljalo doslej, imeli I/O čiplet in enega ali dva CCD ( Core Complex Die) - čipleti, ki vsebujejo računalniška jedra.

Ključna razlika med procesorji Zen 3 bo notranja struktura CCD-ja. Medtem ko trenutno vsak CCD vsebuje dva štirijedrna CCX (Core Complex), od katerih ima vsak svoj 3 MB segment predpomnilnika L16, bodo čipleti Ryzen 4000 sestavljeni iz enega osemjedrnega CCX. Obseg predpomnilnika L3 v vsakem CCX se bo povečal s 16 na 32 MB, vendar to očitno ne bo povzročilo spremembe skupne zmogljivosti predpomnilnika. Osemjedrni procesorji serije Ryzen 4000, ki bodo po novem imeli en čip CCD, bodo prejeli 32 MB L3 predpomnilnika, 16-jedrni procesorji z dvema CCD čipetoma pa bodo imeli 64 MB L3 predpomnilnika, sestavljenega iz dveh segmentov.

Tehnična dokumentacija je pojasnila postavitev Ryzen 4000: dva CCD, en CCX v CCD, 32 MB L3 v CCX

Spremembe v obsegu predpomnilnika L2 ni treba pričakovati: vsako procesorsko jedro bo imelo 512 KB predpomnilnika druge ravni.

Vendar pa bo povečanje CCX očitno vplivalo na zmogljivost. Vsako od jeder v Zen 3 bo imelo neposreden dostop do večjega dela predpomnilnika L3, poleg tega pa bo več jeder lahko neposredno komuniciralo, mimo Infinity Fabric. To pomeni, da bo Zen XNUMX zmanjšal zakasnitev komunikacije med jedri in zmanjšal vpliv omejene pasovne širine procesorskega vodila Infinity Fabric na zmogljivost, kar pomeni, da se bo kazalnik IPC (navodila, izvedena na uro) na koncu povečal.

Hkrati ne govorimo o povečanju števila jeder v potrošniških procesorjih. Največje število čipov CCD v Ryzen 4000 bo omejeno na dva, tako da največje število jeder v procesorju ne bo moglo preseči 16.

Tehnična dokumentacija je pojasnila postavitev Ryzen 4000: dva CCD, en CCX v CCD, 32 MB L3 v CCX

Tudi pri podpori pomnilnika ni pričakovati bistvenih sprememb. Kot izhaja iz dokumenta, bo največji uradno podprt način za Ryzen 4000 ostal DDR4-3200.

Dokumentacija ne vsebuje nobenih podrobnosti o sestavi modela in frekvencah procesorjev, ki so vanj vključeni. Podrobnejše informacije bodo očitno znane 8. oktobra, ko bo AMD organiziral poseben dogodek, posvečen procesorjem Ryzen 4000 in mikroarhitekturi Zen 3.

Vir:



Vir: 3dnews.ru

Dodaj komentar