Lidhje shtesë në Arkitekturën Logjike të Sistemit Intel C620

Në arkitekturën e platformave x86, janë shfaqur dy tendenca që plotësojnë njëra-tjetrën. Sipas një versioni, ne duhet të shkojmë drejt integrimit të burimeve të llogaritjes dhe kontrollit në një çip. Qasja e dytë promovon shpërndarjen e përgjegjësive: procesori është i pajisur me një autobus me performancë të lartë që formon një ekosistem të shkallëzuar periferik. Ai formon bazën e topologjisë logjike të sistemit Intel C620 për platformat e nivelit të lartë.

Dallimi thelbësor nga chipset-i i mëparshëm Intel C610 është zgjerimi i kanalit të komunikimit midis procesorit dhe pajisjeve periferike të përfshira në çipin PCH përmes përdorimit të lidhjeve PCIe së bashku me autobusin tradicional DMI.

Lidhje shtesë në Arkitekturën Logjike të Sistemit Intel C620

Le të hedhim një vështrim më të afërt në risitë e urës jugore të Intel Lewisburg: cilat qasje evolucionare dhe revolucionare i kanë zgjeruar fuqitë e saj në komunikimin me procesorët?

Ndryshimet evolucionare në komunikimin CPU-PCH

Si pjesë e qasjes evolucionare, kanali kryesor i komunikimit midis CPU dhe urës jugore, që është autobusi DMI (Direct Media Interface), mori mbështetje për modalitetin PCIe x4 Gen3 me një performancë prej 8.0 GT/S. Më parë, në Intel C610 PCH, komunikimi midis procesorit dhe logjikës së sistemit kryhej në modalitetin PCIe x4 Gen 2 me gjerësi brezi 5.0 GT/S.

Lidhje shtesë në Arkitekturën Logjike të Sistemit Intel C620

Krahasimi i funksionalitetit logjik të sistemit të Intel C610 dhe C620

Vini re se ky nënsistem është shumë më konservator sesa portat e integruara PCIe të procesorit, që zakonisht përdoren për të lidhur GPU dhe disqet NVMe, ku PCIe 3.0 është përdorur për një kohë të gjatë dhe është planifikuar kalimi në PCI Express Gen4.

Ndryshime revolucionare në komunikimin CPU-PCH

Ndryshimet revolucionare përfshijnë shtimin e kanaleve të reja të komunikimit PCIe CPU-PCH, të quajtura Additional Uplinks. Fizikisht, këto janë dy porte PCI Express që funksionojnë në modalitetet PCIe x8 Gen3 dhe PCIe x16 Gen3, të dyja 8.0 GT/S.

Lidhje shtesë në Arkitekturën Logjike të Sistemit Intel C620

Për ndërveprimin midis CPU dhe Intel C620 PCH, përdoren 3 autobusë: DMI dhe dy porte PCI Express

Pse ishte e nevojshme të rishikohej topologjia ekzistuese e komunikimit me Intel C620? Së pari, deri në 4x 10 GbE kontrollues rrjeti me funksionalitet RDMA mund të integrohen në PCH. Së dyti, gjenerata e re dhe më e shpejtë e bashkëprocesorëve Intel QuickAssist Technology (QAT), të cilët ofrojnë mbështetje harduerike për kompresim dhe enkriptim, janë përgjegjës për enkriptimin e trafikut të rrjetit dhe shkëmbimeve me nënsistemin e ruajtjes. Dhe së fundi, "motori i inovacionit" - Innovation Engine, e cila do të jetë e disponueshme vetëm për OEM.

Shkallueshmëria dhe fleksibiliteti

Një pronë e rëndësishme është aftësia për të zgjedhur opsionalisht jo vetëm topologjinë e lidhjes PCH, por edhe përparësitë e burimeve të brendshme të çipit në aksesin në kanalet e komunikimit me shpejtësi të lartë me procesorin qendror (përpunuesit). Për më tepër, në EPO speciale (Modaliteti i Vetëm EndPoint), lidhja PCH kryhet në statusin e një pajisjeje të rregullt PCI Express që përmban burime 10 GbE dhe Intel QAT. Në të njëjtën kohë, ndërfaqja klasike DMI, si dhe një numër nënsistemesh Legacy, të paraqitura në të zezë në diagram, janë çaktivizuar.

Lidhje shtesë në Arkitekturën Logjike të Sistemit Intel C620

Arkitektura e brendshme e çipit Intel C620 PCH

Në teori, kjo bën të mundur përdorimin e më shumë se një çipi Intel C620 PCH në një sistem, duke shkallëzuar funksionet 10 GbE dhe Intel QAT për të përmbushur kërkesat e performancës. Në të njëjtën kohë, funksionet e trashëgimisë që nevojiten vetëm në një kopje të vetme mund të aktivizohen vetëm në një nga çipat e instaluar PCH.

Pra, fjala e fundit në dizajn do t'i takojë zhvilluesit të platformës, duke vepruar në bazë të faktorëve teknologjikë dhe të marketingut në përputhje me pozicionimin e secilit produkt specifik.

Burimi: www.habr.com

Shto një koment