Как известно, куратор интерфейса PCI Express межиндустриальная группа PCI-SIG спешит наверстать длительное отставание от графика по выводу на рынок новой версии шины PCI Express с использованием спецификаций версии 5.0. Финальная версия спецификаций PCIe 5.0 утверждена этой
Спецификации спецификациями, но для практического внедрения нового интерфейса необходим рабочий кремний и блоки для лицензирования сторонним разработчикам контроллеров. Одно из таких решений вчера и сегодня на конференции в Тайбэе
Показанная на Тайване платформа использует опытный чип Intel, контроллер Synopsys DesignWare и физический уровень компании для PCIe 5.0, который можно приобрести по лицензии, а также ретаймеры компании Astera Labs. Ретаймеры ― это чипы, которые восстанавливают целостность синхроимпульсов при наличии помех или в случае слабого сигнала.
Как вы понимаете, с ростом скорости передачи данных по одной линии целостность сигнала стремится к нулю по мере удлинения линий связи. К примеру, по спецификациям для линии PCIe 4.0 дальность передачи без использования разъёмов на линии составляет всего 30 см. Для линии PCIe 5.0 это расстояние будет ещё короче и даже на такой дистанции в схему контроллера необходимо включать ретаймеры. Компании Astera Labs удалось разработать такие ретаймеры, которые могут работать как в интерфейсе PCIe 4.0, так и в составе интерфейса PCIe 5.0, что и было продемонстрировано на конференции.
Burimi: 3dnews.ru