Техничка документација је разјаснила изглед Ризен 4000: два ЦЦД-а, један ЦЦКС у ЦЦД-у, 32 МБ Л3 у ЦЦКС-у

Синоћ је на интернету освануо технички документ који описује неке од карактеристика очекиваних процесора Ризен 4000 изграђених на микроархитектури Зен 3. Генерално, није донео нека посебна открића, али је потврдио многе претпоставке које су раније изнете .

Техничка документација је разјаснила изглед Ризен 4000: два ЦЦД-а, један ЦЦКС у ЦЦД-у, 32 МБ Л3 у ЦЦКС-у

Према документацији, Ризен 4000 процесори (кодно име Вермеер) ће задржати распоред чипова уведен у њиховим претходницима генерације Зен 2. Будући масовни процесори, као што је раније био случај, имаће И/О чип и један или два ЦЦД-а ( Цоре Цомплек Дие) - чиплети који садрже рачунарска језгра.

Кључна разлика између Зен 3 процесора биће унутрашња структура ЦЦД-а. Док сваки ЦЦД тренутно садржи два четворојезгарна ЦЦКС (Цоре Цомплек), од којих сваки има свој сегмент кеш меморије од 3 МБ Л16, Ризен 4000 чиплети ће се састојати од једног ЦЦКС са осам језгара. Обим Л3 кеш меморије у сваком ЦЦКС биће повећан са 16 на 32 МБ, али то очигледно неће довести до промене у укупном капацитету кеш меморије. Осмојезгарни процесори серије Ризен 4000, који ће сада имати један ЦЦД чип, добиће 32 МБ Л3 кеш меморије, а 16-језгарни ЦПУ са два ЦЦД чипа ће имати 64 МБ Л3 кеш меморије, састављену из два сегмента.

Техничка документација је разјаснила изглед Ризен 4000: два ЦЦД-а, један ЦЦКС у ЦЦД-у, 32 МБ Л3 у ЦЦКС-у

Не треба очекивати промене у запремини Л2 кеша: свако језгро процесора ће имати 512 КБ кеш меморије другог нивоа.

Међутим, повећање ЦЦКС ће имати очигледан утицај на перформансе. Свако од језгара у Зен 3 ће имати директан приступ већем делу Л3 кеша, а поред тога, више језгара ће моћи директно да комуницира, заобилазећи Инфинити Фабриц. То значи да ће Зен XNUMX смањити кашњење у комуникацији између језгара и смањити утицај на перформансе ограниченог пропусног опсега процесорске Инфинити Фабриц магистрале, што значи да ће се индикатор ИПЦ (инструкције које се извршавају по такту) на крају повећати.

При томе, не говоримо ни о каквом повећању броја језгара у потрошачким процесорима. Максималан број ЦЦД чипова у Ризен 4000 биће ограничен на два, тако да максимални број језгара у процесору неће моћи да пређе 16.

Техничка документација је разјаснила изглед Ризен 4000: два ЦЦД-а, један ЦЦКС у ЦЦД-у, 32 МБ Л3 у ЦЦКС-у

Такође, не очекују се суштинске промене са меморијском подршком. Као што следи из документа, максимални званично подржани режим за Ризен 4000 ће остати ДДР4-3200.

Документација не даје никакве детаље о саставу распона модела и фреквенцијама процесора укључених у њега. Детаљније информације ће по свему судећи постати познате 8. октобра, када ће АМД одржати посебан догађај посвећен Ризен 4000 процесорима и Зен 3 микроархитектури.

Извор:



Извор: 3дневс.ру

Додај коментар